完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENtiTY EVEN_DIVIDER IS GENERIC(N:INTEGER :=8); PORT( CLKIN: IN STD_LOGIC; CLKOUT:OUT STD_LOGIC; CNT:OUT STD_LOGIC_VECTOR(2 DOWNTO 0) ); END EVEN_DIVIDER; ARCHITECTURE RTL OF EVEN_DIVIDER IS SIGNAL COUNT:INTEGER; BEGIN 该程序实现8分频,送入输入时钟,输出时钟恒为’1‘,请问为何 |
|
相关推荐
3个回答
|
|
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY EVEN_DIVIDER IS GENERIC(N:INTEGER :=8); PORT( CLKIN: IN STD_LOGIC; CLKOUT:OUT STD_LOGIC; CNT:OUT STD_LOGIC_VECTOR(2 DOWNTO 0) ); END EVEN_DIVIDER; ARCHITECTURE RTL OF EVEN_DIVIDER IS SIGNAL COUNT:INTEGER; BEGIN PROCESS (CLKIN) BEGIN IF CLKIN'EVENT AND CLKIN='1' THEN IF COUNT=N-1 THEN COUNT<=0; ELSE COUNT<=COUNT+1; IF COUNT ELSE CLKOUT<='0'; END IF; END IF; END IF; END PROCESS; CNT<=CONV_STD_LOGIC_VECTOR(COUNT,3); END RTL; 上面程序粘掉了 |
|
|
|
IF COUNT=N-1 THEN
COUNT<=0; ELSE COUNT<=COUNT+1; END IF; IF COUNT ELSE CLKOUT<='0'; END IF; 改成这样 |
|
|
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1226 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1027 浏览 0 评论
2292 浏览 1 评论
2008 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2263 浏览 0 评论
1776 浏览 47 评论
6000 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 02:49 , Processed in 0.681073 second(s), Total 73, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号