完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
同学给你看了,存以下几个问题:
1,布局没有按原理严格要求布局,首先考虑USB走线走差分线,而且短,滤波电容靠近IC脚,还有晶体优先。 2,你电源走线的过小 3.过孔子可以设计为小点,如0603 4,走线尽量别走电容电阻里在里面。 希望对你有帮助!!。 评分
|
||||
|
||||
作为学生的你画的板子还不错
优点;整体看起来很好,根据信号流程从左到右,看起来比较舒服 缺点; 丝印尽量一个方向,不要正一个,反一个,到时候生产不方便 另外板子线条比较细,基本都是0.254MM的线, |
|
|
|
作为学生的你画的板子还不错 优点;整体看起来很好,根据信号流程从左到右,看起来比较舒服 缺点; 丝印尽量一个方向,不要正一个,反一个,到时候生产不方便 另外板子线条比较细,基本都是0.254MM的线, 评分
|
||||
|
||||
@s1005548593 以下评论仅代表个人意见,如有错误,欢迎指正。希望更多的人参与交流。 测试软件使用的是AltiumDesigner10.391.22084. 先说说对这个PCB的整体感觉。该PCB采用圆角条形,元器件排列整齐,丝印清楚,看上去很整洁。查看了一下设计者的规则设置,在安全距离Clearance中对MCU区域进行了规则设定,如图1所示,这个很值得称赞。 图1 安全规则设置 然后有几点想和设计者探讨一下: 1. DRC检查。 设计者可能对DRC不是很熟悉,所以提交的文档中存在DRC错误。如图2所示。由于开启了在线实时DRC,所以在布线过程中,有问题的元件会被以绿色加以强调。 图2 DRC检测结果 2. 铺铜及GND导线的处理。一般GND网络都应该采用较宽的导线绘制。布线时可以最后对GND网络进行铺铜连接。铺铜时可以选择PourOverAllSameNetObjects。如图3所示: 图3 两种铺铜方式对比图 |
|
|
|
|
|
|
|
|
|
你确定这是你的第一块PCB?如果是,已经很不错了
|
|
|
|
|
|
|
|
|
|
|
|
楼上那位说好多问题是对的
|
|
|
|
我请问一下,你是照着哪本书画的,我也想自学一下
|
|
|
|
................................................
|
|
|
|
感谢指导,正在学习中 |
|
|
|
OK,学习了,以后改正,谢谢 |
|
|
|
|
|
|
|
|
|
|
|
我仔细看你的PCB 发现3V和GVD连在一起 比如D2那个地方
|
|
|
|
第一张图就这样的布局,说明作者是用心在做,想当初我第一次布局的时候,看着老师的原图布还是被批斗得一无是处,作者有一定的美术天赋,加油,你会成功的。楼上很多大神说的很对,板子的问题是不少,但相信和尚也是人学的
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
求助大佬们,装了补丁的pads9.5,页面还是有这种问题怎么办?
4872 浏览 1 评论
3960 浏览 1 评论
PADS Layout 在Bottom层添加测试点,被盖了绿油(同样的操作TOP层没有被绿油覆盖),怎么设置才能去掉绿油?
4561 浏览 1 评论
8832 浏览 0 评论
PADS DRC报焊盘之间距离过小,焊盘间距为7,但是规则的安全间距为5
16448 浏览 2 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-21 22:12 , Processed in 0.944852 second(s), Total 86, Slave 78 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号