一.应用
EDA365论坛网1 k) N9 p- i. a
EDA3656 V- R( F6 a! u& N, m
1、当TTL
电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
论坛|PCB设计论坛|SI仿真技术论坛3 O% ^* C4 ~9 ]8 L' A( T
2、OC门电路必须加上拉电阻,以提高输出的搞电平值。
www.eda365.com! ~. G! q7 J7 ]& ~
EDA365# B! Y: T1 J7 q1 ?
3、为加大输出引脚的驱动能力,有的
单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛. B- k- J7 {! N" v- W$ m3 K, w4 P
0 T4 }! m7 A* C% g
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
2 F8 r# M. o( @$ z
www.eda365.com# ^$ z3 G6 I7 s( C9 U$ o
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
www.eda365.com, S! |7 w* B( w2 r
9 D4 b$ {- d8 d4 G
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:
从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛$ |+ @( I8 o& g1 Y
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
对于高速电路,过大的上拉电阻可能边沿变平缓。
EDA365- K) l% _7 b5 T+ J- i- n1 _
综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。
B3 i8 U$ G
二.原理:
^
上拉电阻实际上是集电极输出的负载电阻。不管是在开关应用和模拟放大,此电阻的选则都不是拍脑袋的。工作在线性范围就不多说了,在这里是讨论的是晶体管是开关应用,所以只谈开关方式。找个TTL器件的资料单独看末级就可以了,内部都有负载电阻根据不同驱动能力和速度要求这个电阻值不同,低功耗的电阻值大,速度快的电阻值小。但芯片制造商很难满足应用的需要不可能同种功能芯片做许多种,因此干脆不做这个负载电阻,改由使用者自己自由选择外接,所以就出现OC、OD输出的芯片。由于数字应用时晶体管工作在饱和和截止区,对负载电阻要求不高,电阻值小到只要不小到损坏末级晶体管就可以,大到输出上升时间满足设计要求就可,随便选一个都可以正常工作。但是一个电路设计是否优秀这些细节也是要考虑的。集电极输出的开关电路不管是开还是关对地始终是通的,晶体管导通时电流从负载电阻经导通的晶体管到地,截止时电流从负载电阻经负载的输入电阻到地,如果负载电阻选择小点功耗就会大,这在电池供电和要求功耗小的系统设计中是要尽量避免的,如果电阻选择大又会带来信号上升沿的延时,因为负载的输入电容在上升沿是通过无源的上拉电阻充电,电阻越大上升时间越长,下降沿是通过有源晶体管放电,时间取决于器件本身。因此设计者在选择上拉电阻值时,要根据系统实际情况在功耗和速度上兼顾。
- `
三.从IC(MOS工艺)的角度,分别就输入/输出引脚做一解释:
对芯片输入管脚, 若在系统板上悬空(未与任何输出脚或驱动相接)是比较危险的.因为此时很有可能输入管脚内部电容电荷累积使之达到中间电平(比如1.5V), 而使得输入缓冲器的PMOS管和NMOS管同时导通, 这样一来就在
电源和地之间形成直接通路, 产生较大的漏电流, 时间一长就可能损坏芯片. 并且因为处于中间电平会导致内部电路对其逻辑(0或1)判断混乱. 接上上拉或下拉电阻后, 内部点容相应被充(放)电至高(低)电平, 内部缓冲器也只有NMOS(PMOS)管导通, 不会形成电源到地的直流通路. (至于防止静电造成损坏, 因芯片管脚设计中一般会加保护电路, 反而无此必要).
www.eda365.com1 H ]9 K* J+ Z+ T. T
2. 对于输出管脚:
EDA365论坛网) R8 Q3 d, V% X) k( ) H; P2 A! ?
1)正常的输出管脚(push-pull型), 一般没有必要接上拉或下拉电阻.
OD或OC(漏极开路或集电极开路)型管脚,
: ; o6 * |3 r" C5 t$ t7 Y1 G5 n" H
这种类型的管脚需要外接上拉电阻实现线与功能(此时多个输出可直接相连. 典型应用是: 系统板上多个芯片的INT(中断信号)输出直接相连, 再接上一上拉电阻, 然后输入MCU的INT引脚, 实现中断报警功能).
EDA365$ J: }( h" L' X' L' y
其工作原理是:
在正常工作情况下, OD型管脚内部的NMOS管关闭, 对外部而言其处于高阻状态, 外接上拉电阻使输出位于高电平(无效中断状态); 当有中断需求时, OD型管脚内部的NMOS管接通, 因其导通电阻远远小于上拉电阻, 使输出位于低电平(有效中断状态). 针对MOS 电路上下拉电阻阻值以几十至几百K为宜.
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛) a6 g( `) e8 c
上拉电阻:
当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
EDA365: M) V, 8 ~0 i8 ^1 C
2、OC门电路必须加上拉电阻,才能使用。
. y3 h* P! ~ @' j1 w/ k- O
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛# g4 ~, s* j2 }6 Y& K, C
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛7 m: Q1 K8 p4 C9 k% }" S l5 S
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
EDA365# S# A! P" N* . a
3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑
www.eda365.com! `* M+ G& [2 R d3 Z
以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛# v% k8 ~# Q, e* o
下拉电阻的设定的原则和上拉电阻是一样的。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛1 w; z$ v* b8 u7 U5 b
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛5 [. k5 |: Q& _$ w/ H5 B# r$ - h1 Y
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需200uA
EDA365论坛网" p3 u0 f- V% S' E2 J1 y6 B
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)
EDA365论坛网+ m5 ' K7 M6 O! g- I' ]
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。
电阻作用:
接电组就是为了防止输入端悬空
l 减弱外部电流对芯片产生的干扰
l 保护cmos内的保护二极管,一般电流不大于10mA
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛# h! G+ J' W: j5 M, ?' c
l 上拉和下拉、限流
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛2 O# a) ]/ y' S; V' s3 J
l 1. 改变电平的电位,常用在TTL-CMOS匹配
b9 J7 g( s
3.增加高电平输出时的驱动能力。
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛3 m. F P( J: Y
4、为OC门提供电流
那要看输出口驱动的是什么器件,如果该器件需要高电压的话,而输出口的输出电压又不够,就需要加上拉电阻。
如果有上拉电阻那它的端口在默认值为高电平你要控制它必须用低电平才能控制如三态门电路三极管的集电极,或二极管正极去控制把上拉电阻的电流拉下来成为低电平。反之,
4 i& ^' {: t" ?. F! V! W
l 尤其用在接口电路中,为了得到确定的电平,一般采用这种方法,以保证正确的电路状态,以免发生意外,比如,在电机控制中,逆变桥上下桥臂不能直通,如果它们都用同一个单片机来驱动,必须设置初始状态.防止直通!
EDA3657 , i" M. A0 ~% R8 S
2、定义:
EDA365论坛网站|PCB论坛网|PCB layout论坛|PCB设计论坛|SI仿真技术论坛) B3 Z z2 y0 G0 ~- `' H* E0 R
l 上拉就是将不确定的信号通过一个电阻嵌位在高电平!电阻同时起限流作用!下拉同理!
上拉是对器件注入电流,下拉是输出电流
弱强只是上拉电阻的阻值不同,没有什么严格区分
对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。
在使用数字集成电路时,拉电流输出和灌电流输出是一个很重要的概念,例如在使用反向器作输出显示时,图1是拉电流,即当输出端为高电平时才符合发光二极管正向连接的要求,但这种拉电流输出对于反向器只能输出零点几毫安的电流用这种方法想驱动二极管发光是不合理的(因发光二极管正常工作电流为5~10mA)。EDA365# I# t! a; B, ?* E6 C3 h
图2为灌电流输出,即当反向器输出端为低电平时,发光二极管处于正向连接情况,在这种情况下,反向器一般能输出5~10mA的电流,足以使发光二极管发光,所以这种灌电流输出作为驱动发光二极管的电路是比较合理的。因为发光二极管发光时,电流是由电源+5V通过限流电阻R、发光二极管流入反向器输出端,好像往反向器里灌电流一样,因此习惯上称它为“灌电流”输出。