完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在使用FIR Compiler建立的FIR低通滤波器时遇到了一些问题,希望各位大神可以帮忙解答,不胜感激!请问:
1)FIR 的clk接的是和采样率一样大小的还是接与adc的clk一样的频率? 2)我把输入和输出都设置成8位。 实际FIR自动生成是有17位的,我只接高八位输出,效果是否有影响? 3)图中的尖峰,还有输出的信号为什么会在幅度上变小?是正常结果吗? |
|
相关推荐
1个回答
|
|
自我认为:1)接的是和ADC一样的时钟频率
2)截取高8位应该会对精度有影响 3)尖峰?就是信号的峰还是频率较高的噪声?fir低通滤波器里要看你设置的滤波参数 的影响,如果是在开发板上实现,看你的开发板构建衰减电路确定了输出电压的范围 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1287 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1036 浏览 0 评论
2359 浏览 1 评论
2067 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2325 浏览 0 评论
1858 浏览 49 评论
6004 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-20 22:11 , Processed in 0.592721 second(s), Total 70, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号