完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在为 LPC111x 编写一个中断驱动的 SPI 驱动程序。在 SPI 接口上将连接多个硬件设备。不同 SPI 设备的片选线会连接到一些 GPIO 线上。
因此,在实际字节传输开始之前,必须将其中一条 GPIO 线拉低以选择合适的设备,而在传输结束后,必须再次将 GPIO 线拉高以取消选择设备。为此,我需要知道 SPI 传输何时实际完成。当然,我可以轮询 SSP 状态寄存器(第 4 位),但我更愿意在我的所有字节都通过 FIFO 传输时接收中断。这可能吗? 为此,我可以以任何方式错误使用“Rx fifo 不为空”或“Tx fifo 不为空”吗?这些中断多久触发一次?每个 CPU 时钟周期?每个 SPI 时钟?每个 SPI 帧?[请注意,在 SPI 写入和读取之间切换时会弹出非常相似的问题:数据何时真正可用??] |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1932个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
36415 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
4811 浏览 1 评论
6100 浏览 1 评论
6813 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
4244 浏览 0 评论
641浏览 2评论
求助,S32G上Core M启动后如何让Core A在Flash指定位置加载uboot?
638浏览 2评论
ESP32-WROVER-IE + LAN8720以太网,GPIO0电压只有1.6v,无法正常进入spi flash boot模式如何解决?
639浏览 2评论
求分享适用于PN7160 Android的NFC工厂测试应用程序
725浏览 2评论
836浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-19 20:22 , Processed in 1.018979 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号