完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我正在尝试将 SPI1 外设时钟增加到 25MHz(音频 DMA 子系统中的 SPI)。LPSPI CCR 寄存器配置了一个 2 的分频器,因此在我看来外设时钟需要为 50 MHz。
呼唤 错误 = sc_pm_set_clock_rate (l_i_mu_vaddr, SC_R_SPI_1, SC_PM_CLK_PER, &sc_rate);最多工作 24 000 000 (err=SC_ERR_NONE=0),超过它我们得到 SC_ERR_PARM=3。我猜这是因为如 i.MX 8X 参考手册 ADMA 子系统“图 8-3. 时钟树”所示,驱动 ADMA_SSSLICE5_CLK_ROOT (SPI1) 的时钟多路复用器可能是 24 MHz XTAL。所以我尝试更改该多路复用器以选择 1280MHz 系统 PLL (DIG_PLL0)。这是通过 SCFW API sc_pm_set_clock_parent() 完成的吗?当我尝试读取当前父级时: sc_pm_clk_parent_t 父母; 错误 = sc_pm_clock_enable (l_i_mu_vaddr, SC_R_SPI_1, SC_PM_CLK_PER, FALSE, FALSE); 错误 = sc_pm_get_clock_parent (l_i_mu_vaddr, SC_R_SPI_1, SC_PM_CLK_PER, &parent);我得到 255 的父级......文档中不存在! 然后,我尝试设置父级: 父母= SC_PM_PARENT_PLL0; 错误 = sc_pm_set_clock_parent (l_i_mu_vaddr, SC_R_SPI_1, SC_PM_CLK_PER, &parent);但我收到 SC_ERR_PARM=3 错误... |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
2135个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
37376 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
6776 浏览 1 评论
7794 浏览 1 评论
7642 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
5071 浏览 0 评论
1557浏览 2评论
关于NINA-W132 Wi-Fi模块SPI通信遇到的疑问求解
1210浏览 2评论
如何在MPC PowerPC MCU上首次刷写后禁用BDM?
749浏览 1评论
将HFREFR和LFREFR寄存器值设置为错误的值来将故障注入CMU,但CMU_ISR值始终为零,为什么?
736浏览 1评论
将SPSDK for FRDM-MCX-W71 SDK与VS一起安装时出现hidapi构建错误怎么解决?
679浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 16:04 , Processed in 0.615400 second(s), Total 69, Slave 52 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
746