完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
1、基于FPGA设计实现一个多功能数字钟 在FPGA中设计实现一个多功能数字钟,具备以下功能: 准确计时。能显示时、分、秒,小时的计时为24进制,分和秒的计时为60进制。 校时功能。时、分可调。 准点报时。当“时-分-秒”为“XX-59-50、XX-59-52、XX-59-54、XX-59-56、XX-59-58”时,蜂鸣器发“嘀”;当“时-分-秒”为“XX-00-00”时,扬声器发“嗒”。 本节实验是在综合了前面几节实验知识点的基础上开展的,容易理解和掌握,该数字钟系统由计时、校时模块,数码管显示模块和整点报时模块组成,图8.1是该系统的示意图。 原作者:语雀
|
|
223 浏览 0 评论
335 浏览 0 评论
飞凌嵌入式ElfBoard-文件I/O的深入学习之存储映射I/O
643 浏览 0 评论
飞凌嵌入式ElfBoard-文件I/O的深入学习之I/O多路复用
1072 浏览 0 评论
基于米尔MYC-LR3576开发板的实时视频识别系统设计与实现
787 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-10 07:32 , Processed in 0.535910 second(s), Total 38, Slave 28 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖