完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
本电路主要由五个模块构成:秒脉冲发生器、计数器、译码显示电路、控制电路和报警电路,主要采用555 作为振荡电路, 由74LS19
2、74LS48 和七段共阴LED 数码管构成计时显示电路, 具有直接控制计数器启动计数、暂停/连续计数、清零、译码显示电路的显示等功能。当控制电路的置数开关闭合时,在数码管上显示数字45,每当一个秒脉信号输入到计数器时,数码管上的数字就会自动减1,当计时器递减到零时,报警电路发出光电报警信号。整个电路的设计借助于Multisim11.0仿真软件和数字逻辑电路相关理论知识,并在Multisim11.0下设计和进行仿真,得到了预期的结果。 设计内容及要求: 本设计主要能完成:显示45秒倒计时功能;系统设置外部操作开关,控制计时器的直接清零、启动和暂停/连续功能;在直接清零时,数码管显示器全部显示为“0”;计时器为45秒递减计时其计时间隔为1秒;计时器递减计时到零时,数码显示器不灭灯,同时发出光电报警信号等。 方案论证及比较: 方案一:用555时基电路构成的多谐振荡器来产生频率为1Hz的脉冲,即输出周期为1秒的方波,接着将该信号送到计数器74LS192的CP减计数脉冲端,再通过译码器74LS48把输入的8421BCD码经过内部作和电路“翻译”成七段输出,这样加在LED七段数码管上显示十进制数,然后在适当的位置设置开关或控制电路即可实现计数器的直接清零,启动和暂停/连续、报警等功能。 方案二:由14位二进制串行计数器/分频器和振荡器CD4060、BCD同步加法计数器CD4518构成的秒信号发生器。电路中利用CD4060组成两部分电路。一部分是14级分频器,其最高分频数为16384;另一部分是由外接电子表用石英晶体、电阻及电容构成振荡频率为32768Hz的振荡器。震荡器输出经14级分频后在输出端Q14上得到1/2秒脉冲并送入由1/2 CD4518构成的二分频器,分频后在输出断Q1上得到秒基准脉冲。接着将该信号送到计数器74LS192的CP减计数脉冲端,再通过译码器74LS48把输入的8421BCD码经过内部作和电路“翻译”成七段输出,这样加在LED七段数码管上显示十进制数,然后在适当的位置设置开关或控制电路即可实现计数器的直接清零,启动和暂停/连续、报警等功能。 方案三:用555时基电路构成的多谐振荡器来产生频率为10Hz的脉冲,再将该脉冲信号加到由74LS161构即周期为1秒,接着将该信号送到计数器74LS192的CP减计数脉冲端,再通过译码器74LS48把输入的8421BCD码经过内部作和电路“翻译”成七段输出,这样加在LED七段数码管上显示十进制数,然后在适当的位置设置开关或控制电路即可实现计数器的直接清零,启动和暂停/连续、报警等功能。 方案选择: 本课程设计中对秒脉冲信号的精度要求并不是很高,并且方案二中用CD4060和分频器构成的基准秒脉冲发生电路较于前者要复杂的多,而且CD4060和CD4518我们平常很少用,对其功能和引脚信息了解不多;虽然方案三的秒脉冲会稳定些,但因为电路加入了74LS161用于异步清零法分频而使电路变得复杂许多,为了更简洁、方便、易于实现和各个功能,我们选用了方案一。 单元设计 3.1时间脉冲产生电路的设计 产生1Hz时间脉冲的电路图 由于R1=15kΩ,R2=68kΩ, C1=10μF,C2=10nFT=(R1+2R2)C㏑2 ,算得T=1 s 3.2计数电路的设计 计数器是一个用以实现计数功能的时序逻辑部件,它不仅可以用来对脉冲进行计数,还常用做数字系统的定时、分频和执行数字运算以及其他特定的逻辑功能。本次课程设计中选用74LS192来实现要求的减法计数功能。图2.5是74LS192的管脚图。 图1.6 74LS192管脚图 74LS192具有下述功能: ① 异步清零:MR=1,Q3Q2Q1Q0=0000。(此功能可实现计数器的清零) ②异步置数:MR=0,PL=0,Q3Q2Q1Q0=D3D2D1D0。 ③保持: MR=0,PL=1,CPU=CPD=1,Q3Q2Q1Q0保持原态 ④加计数:CR=0,PL=1,CPU=CP,CPD=1,Q3Q2Q1Q0按加法规律计数 ⑤减计数:CR=0,PL=1,CPU=1,CPD= CP,Q3Q2Q1Q0按减法规律计数 按照课程设计任务书要求,需要计时45s,因此该设计中需要用到一个四进制的减法计数器和一个十进制的减法计数器。我们可以用两片74LS192来实现这两个计数器。计数模块中的两片计数器的加计数器脉冲输入端都要接高电平,且要将低位片的借位信号加到高位片的减计数脉冲输入端。高位片计数器的借位信号控制报警信号,在进行减计数时,借位信号一直为高。45秒倒计时计数电路可以按照图2.6连接。 图1.7 45秒倒计时器的计数电路 2.3.3译码显示电路 本次设计中我们用发光二极管(LED)组成字型来来显示数字。这种数码管的每个线段都是一个发光二极管,因此也称LED数码管或LED七段显示器。因为计算机输出的是BCD码,要想在数码管上显示十进制数,就必须先把BCD码转换成 7 段字型数码管所要求的代码。我们把能够将计算机输出的BCD码换成 7 段字型代码,并使数码管显示出十进制数的电路称为“七段字型译码器”因此在本次的设计中我们采用了常用的74LS48。图2.7是74LS48的外部管脚图 图1.8 74LS48管脚图 七段显示译码器输出高电平有效,用以驱动共阴极显示器。该集成显示译码器设有多个辅助控制端,以增强器件的功能。 它有3个辅助控制端LT、RBI、BI/RBO,现简要说明如下: 灭灯输入BI/RBO BI/RBO是特殊控制端,有时作为输入,有时作为输出。当BI/RBO作输入使用且BI=0时,无论其它输入端是什么电平,所有各段输入a~g均为0,所以字形熄灭。 试灯输入LT 当LT=0时,BI/RBO是输出端,且RBO=1,此时无论其它输入端是什么状态,所有各段输出a~g均为1,显示字形8。该输入端常用于检查7488本身及显示器的好坏。 动态灭零输入RBI 当LT=1,RBI=0且输入代码DCBA=0000时,各段输出a~g均为低电平,与BCD码相应的字形0熄灭,故称“灭零”。利用LT=1与RBI=0可以实现某一位的“消隐”。此时BI/RBO是输出端,且RBO=0。 动态灭零输出RBO BI/RBO作为输出使用时,受控于LT和RBI。当LT=1且RBI=0,输入代码DCBA=0000时,RBO=0;若LT=0或者LT=1且RBI=1,则RBO=1。该端主要用于显示多位数字时,多个译码器之间的连接。 对输入代码0000,译码条件是:LT和RBI同时等于1,而对其它输入代码则仅要求LT=1,这时候,译码器各段a~g输出的电平是由输入BCD码决定的,并且满足显示字形的要求。 本次设计的译码显示电路可以按照图1.9连接电路 图1.9 译码显示电路 3.5 报警电路 设计中要求电路在计数为0时实现光电报警的功能。设计方案中发光二极管实现了这一功能。电路图如下图。当高位计数器的数值减到0时,向前借位借口~BO又高电平变为低电平,有点路可知这是LED二极管亮,达到光电报警的作用。 图1.10 光电报警电路 暂停、置位、清零控制电路 暂停/连续 可以通过在将借位信号和暂停/连续控制信号和时序脉冲信号加到一起相与之后作用到个位计数器减计数脉冲输入端,即实现计数器递减计数到零时,显示器不灭灯。连接电路如图2.10的“暂停”,当开关打到低电平时计时器暂停,当开关打到高电平时计时器正常计时。 启动置位 可通过192的 异步置数:MR=0PL=0时,Q3Q2Q1Q0=D3D2D1D0来使计时器置位启动。LCAD(即PL)端的置位功能连接如图图1.11。 清零 可以通过192的 异步清零:MR=1时,Q3Q2Q1Q0=0000来使计时器清零。CLR(即MR)端的清零功能的电路连接如图图1.11。 十位调整、个位调整控制电路图如图图1.11 图1.11 控制电路 2.4 仿真原理图 具有数字显示的篮球竞赛45S计时器的设计主要分为五个模块:时钟模块(即秒脉冲发生模块)、计数模块、译码显示模块、辅助时序控制模块(简称控制电路)和报警电路,总体仿真电路如下图。打开仿真软件Multisim11.0按要求在Multisim11.0里连接好如图所示的电路后就可以按下F5就可以进行电路仿真了,最后的仿真结果是:计时器可以从45倒计时到0停止,并且倒计时到0时二极管发光。同时也可以通过图中的开关按钮来完成时间的调整、置位、清零和暂停。 图2.12 45秒倒计时器整体电路图 2.2工作原理 由555 定时器输出秒脉冲经过U3入到计数器U2的DOWN端, 作为减计数脉冲。当计数器计数计到0 时, U2的( 13) 脚输出借位脉冲使十位计数器U1开始计数。当计数器计数到“00” 时LED1发光二极管亮, 即光电报警。若K2拨到左端, 数字电子技术课程设计是数字电子技术学习中非常重要的一个环节,是将理论知识和实践能力相统一的一个环节,是真正锻炼学生能力的一个环节。 本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛30秒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有光电报警功能,同时应用了七段数码管来显示时间。此计时器有了启动、暂停和连续功能,可以方便地实现断点计时功能,当计时器递减到零时,会发出光电报警信号。本设计完成的中途计时功能,实现了在许多的特定场合进行时间追踪的功能,在社会生活中也具有广泛的应用价值。 此计时器的设计采用模块化结构,主要由以下3个组成,即计时模块、控制模块、以及译码显示模块。在设计此计时器时,采用模块化的设计思想,使设计起来更加简单、方便、快捷。此电路是一时钟产生,触发,倒计时计数,译码显示为主要功能,在此结构的基础上,构造主体电路和辅助电路两个部分。 心得体会 1.设计体会 在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。 在连接六进制,十进制,六十进制的进位及十二进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了。 在设计电路中,往往是先仿真后连接实物图,但有时候仿真和电路连接并不是完全一致的,例如仿真的连接示意图中,往往没有接高电平的16脚或14脚以及接低电平的7脚或8脚,因此在实际的电路连接中往往容易遗漏。又例如74HC390芯片,其本身就是一个十进制计数器,在仿真电路中必须连接反馈线才能正常显示,而在实际电路中无需再连接,因此仿真图和电路连接图还是有一定区别的。 在设计电路的连接图中出错的主要原因都是接线和芯片的接触不良以及接线的错误所引起的。 2.对该设计的建议 此次的数字钟设计重在于仿真和接线,虽然能把电路图接出来,并能正常显示,但对于电路本身的原理并不是十分熟悉。总的来说,通过这次的设计实验更进一步地增强了实验的动手能力。 本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛30秒计时器。此计时器功能齐全,可以直接清零、启动、暂停和连续以及具有光电报警功能,同时应用了七段数码管来显示时间。此计时器有了启动、暂停和连续功能,可以方便地实现断点计时功能,当计时器递减到零时,会发出光电报警信号。本设计完成的中途计时功能,实现了在许多的特定场合进行时间追踪的功能,在社会生活中也具有广泛的应用价值。 此计时器的设计采用模块化结构,主要由以下3个组成,即计时模块、控制模块、以及译码显示模块。在设计此计时器时,采用模块化的设计思想,使设计起来更加简单、方便、快捷。此电路是以时钟产生,触发,倒计时计数,译码显示为主要功能,在此结构的基础上,构造主体电路和辅助电路两个部分。 |
|
|
|
只有小组成员才能发言,加入小组>>
4345个成员聚集在这个小组
加入小组3287 浏览 0 评论
航顺(HK)联合电子发烧友推出“近距离体验高性能Cortex-M3,免费申请价值288元评估板
4233 浏览 1 评论
4239 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 04:34 , Processed in 0.604127 second(s), Total 75, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号