完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
` 本帖最后由 eehome 于 2013-1-5 09:58 编辑 虽然芯片制程方面一直在飞速进步,不过自从进入0.18微米(180nm)时代CPU核心电压降至 1.xV级别后,即使是目前实际生产用最新的28nm制程也只能使核心电压维持在1V左右。“高”电压带来的功耗问题也使移动计算方面处处受限,目前智能 手机、平板电脑等最大的问题之一就是功耗和续航。而芯片电压之所以无法突破1V的重要原因之一就是低压无法驱动内部的SRAM模块。不过上周富士通半导体和美国SuVolta公司开发的新制程却可以使电压阈值下降至0.4V左右。 SoVolta开发的DDC晶体管制造的576Kb SRAM模块最低可在0.425V电压下工作,相比目前常用SRAM最低0.7V左右的工作电压减少了40%左右。相对于效果类似的ETSOI和Tri-Gate制程,SuVolta与富士通的这种技术更加简便易行。 富士通半导体计划继续改进此技术,并应客户要求将低功耗特性全面导入对应的产品中,对于逐渐SoC化的移动处理器来说这的确是个不错的消息。 [url=http://news.mydrivers.com/Img/20111213/2011121303333434.jpg][/url] 隧道电子扫描显微镜(TEM)下的DDC晶体管 |
|
相关推荐
|
|
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 03:55 , Processed in 0.533854 second(s), Total 51, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号