完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
|
问题:采集回来正常的时域信号,经过库函数中FFT运算,得到了错误的频域信号,且该硬件是经过3/4年之后才出现这种问题,以下为所做的试验。
所做试验:用库函数FFT做计算,其中参数是存放在DDR中,如果用最高频456M运行程序,计算得到的FFT值有错误,如果把参数存放在RAM中,用最高频456M运行程序,计算得到的FFT值无错误。 如果降低主频到408M运行程序,则把参数存放在DDR中,计算也没有问题。 通过手册得知,主频这块主要是对DDR时钟的VCLK有影响,降低主频,VCLK也降低了。 疑问:1)是不是芯片都不要用最高频来运行程序,不稳定? 2)降低VCLK频率,就不会有问题,为什么要时间久了之后才会出现,是某个元器件老化吗?具体老化在哪里?有什么思路?集思广益下。 |
|
相关推荐
2个回答
|
|
|
看看,学习一下
|
|
|
|
|
|
已解决,通过偶然发现,是周围的电阻,电容器件容量太小啦
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
TMS320C6748 板卡设计中是否一定需要有SDRAM或者DDR
1988 浏览 0 评论
1020 浏览 0 评论
3679 浏览 1 评论
【六岳微LY-F335开发板试用体验】epwm启动ADC并在OLED上显示结果
4520 浏览 0 评论
【六岳微LY-F335开发板试用体验】软件开发环境及调试下载
4568 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 23:29 , Processed in 1.473772 second(s), Total 74, Slave 57 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4424