完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
DDR 的 VTT 设计 当数据线地址线负载较重时,VTT 的暂态电流峰值可达到 3.5A 左右,这种暂态电流的平均 值为 0A。一些情况下不需要 VTT 技术(并行端接)。 系统中有 2 个或更少的 DDR总线上需要的电流不是很高,中等左右通过仿真验证不需要VTT 电压的产生一般用 IC,厂商包括:Intersilm Philips, Semiconductors, Fairchild, National, TI 等等。选用了 IC 实现 VTT,推荐使用下面的原则: VTT 用 Rt 端接地址/控制/命令信号线,端接数据信号组 VTT=VDDQ/2VTT 并不端接时钟信号线,时钟信号线使用前面说的差分端接技术VTT 与 VREF 走线/平面在同一层,必须具有 150mil 的距离,推荐它们在不同层VTT 走线/平面需要至少 2 个 4~7uF 的解耦电容,2 个 100uF 的电容。具体放置位置是 VTT 的两个端点(at each end) VTT 表面走线宽度至少 150mil,推荐 250mil上电时序:VTT 开始上电必须在 VDDQ 之后,避免器件 latch-up,推荐 VTT 和 VREF 同时 上电。 详情见附件。。。。。。
|
|
相关推荐
|
|
726 浏览 1 评论
699 浏览 1 评论
电路小知识 | 交流电路复数的基础知识以及相位差和电抗的计算
564 浏览 0 评论
1753 浏览 3 评论
1497 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-21 17:08 , Processed in 0.630916 second(s), Total 72, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号