设计要求
设计要求如下:
•电源电压:5 V DC
•输入:0 V至2 V DC
•输出:0毫安至100毫安直流电
详细设计程序
电路的V-I传递函数基于输入电压VIN和三个电流感应电阻器RS1、RS2和RS3之间的关系。VIN和RS1之间的关系决定了流经设计第一阶段的电流。从第一级到第二级的电流增益基于RS2和RS3之间的关系。
对于成功的设计,请密切注意为应用选择的运算放大器的直流特性。为了满足性能目标,该应用程序得益于具有低失调电压、低温度漂移和轨间输出的运算放大器。opa2333cmos运算放大器是一种高精度、5-uV偏置、0.05-μV/°C漂移放大器,适用于低电压、单电源操作,输出摆幅在正轨50毫伏以内。OPA2333系列使用斩波技术来提供较低的初始偏移电压和随时间和温度而接近零的漂移。低失调电压和低漂移降低了系统中的偏移误差,使这些器件适用于精确的直流控制。OPA2333的轨对轨输出级确保运算放大器的输出摆幅能够完全控制供应轨内MOSFET器件的栅极。
TIPD102给出了详细的误差分析、设计步骤和附加测量结果。
应用曲线
设计要求
本区块设计的设计要求如下:
•系统电源电压:5 V DC
•ADC电源电压:3.3 V DC
•ADC采样率:1 MSPS
•ADC参考电压(VREF):4.5 V DC
•ADC输入信号:将振幅为Vpk=4.315 V(–0.4 dBFS以避免削波)和频率fIN=10 kHz的差分输入信号应用于ADC的每个差分输入
详细设计程序
使高分辨率SAR ADC性能最大化的两个主要设计考虑因素是输入驱动器和参考驱动器设计。该电路包括关键模拟电路块、输入驱动器、抗混叠滤波器和参考驱动器。每个模拟电路块应根据ADC性能规范进行仔细设计,以便在低功耗的同时最大限度地提高数据采集系统的失真和噪声性能。该图包括每个单独模拟块的最重要规格。本设计系统地探讨了每个模拟电路块的设计,以实现对10 kHz正弦输入信号的16位、低噪声和低失真的数据采集系统。设计的第一步需要了解极低失真输入驱动放大器的要求。这种理解有助于决定一个适当的输入驱动器配置和选择一个输入放大器,以满足系统要求。下一个重要的步骤是设计抗混叠RC滤波器,以衰减ADC反冲噪声,同时保持放大器的稳定性。最后的设计挑战是设计一个高精度的参考驱动电路,它将提供所需的值VREF和低偏移,漂移和噪声贡献。
在设计一个非常低失真的数据采集模块时,了解非线性的来源是很重要的。ADC和输入驱动器都会在数据采集块中引入非线性。为了达到最低失真,高性能SAR ADC的输入驱动器必须具有相对于ADC失真可以忽略的失真。此参数要求输入驱动器失真比ADC THD低10 dB。这一严格要求确保系统的总谐波失真不超过–0.5 dB。