完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
RT,系统的设计要求如下:
1、CVBS视频信号输入(PAL/NTSC双制式),经过AD芯片转换为RGB565/666/888或CCIR601/CCIR656数字信号。 2、数字视频信号输入FPGA或ARM或专用芯片,实现将视频信号(NTSC:720*480 PAL:720*576)放大成1024*768。 3、放大后的视频信号输入到FPGA或ARM或专用芯片,实现在放大的视频上叠加直线的功能。 4、步骤2和步骤3最好是同一块芯片。 5、叠加直线的位置、长短等信息最好可以通过MCU进行控制。 6、叠加了直线的放大视频信号经过DA芯片转换为模拟RGB信号,可直接通过VGA接口以1024*768的分辨率显示在显示器上。 以上系统目的是为了实现在视频上叠加很细的直线,如果在步骤2中未经过视频放大,而直接在原始视频(NTSC:720*480 PAL:720*576) 上叠加直线的话,线宽是会变得很粗。 以上系统是否可以实现,有没有推荐的方案,请高手指点,谢谢! 我的邮箱是:niuniu_chu@hotmail.com QQ:1416604129 |
|
相关推荐
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
205 浏览 0 评论
求助一下关于51系列单片机的Timer0的计时问题,TH0、TL0+1的时间是怎么算的?
1253 浏览 1 评论
【RA-Eco-RA4E2-64PIN-V1.0开发板试用】开箱+Keil环境搭建+点灯+点亮OLED
848 浏览 0 评论
【敏矽微ME32G070开发板免费体验】使用coremark测试敏矽微ME32G070 跑分
853 浏览 0 评论
【敏矽微ME32G070开发板免费体验】开箱+点灯+点亮OLED
1073 浏览 2 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12010 浏览 31 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 18:38 , Processed in 0.455322 second(s), Total 67, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号