HELLO FPGA软件工具篇:
该篇不仅讲解了如何使用Quartus ll软件、ModelSim和SignalTapll软件,还讲解了PLL、ROM、RAM和FIFOIP核的使用。从第一个新工程建立,管脚分配,程序下载及工程仿真,工程调试等一系列图文操作手把手带领读者掌握软件的操作,更进一步铺开来详细讲解软件的操作界面及菜单说明,功能使用。解决读者在学习上适到的最棘手的“软”问题,为进一步学习实战篇奠定了基础。
HELLO FPGA硬件语法篇:
大家都知道软件设计使用软件编程语言,例如我们熟知的C、Java等等,而FPGA设计使用的是HDL语言,例如VHDL和VerilogHDL。说的直白点,FPGA的设计就是逻辑电路的实现,就是把我们从数字电路中学到的逻辑电路功能,使用硬件描述语言(Verilog/VHDL)描述出来,这需要设计人员能够用硬件编程思维来编写代码,以及拥有扎实的数字电路功底。
硬件语法篇包含了哪些内容:该篇不仅仅是介绍了Verilog HDL基本概念和语法,更着重讲解了Verilog HDL的基本设计思想及优良的代码书写规范和风格。
HELLO FPGA数字电路篇:
数字电路是FPGA的敲门砖、因为数字电路主要的内容就是组合和时序,而组合和时序就是FPGA设计的核心。
HELLO FPGA项目实战篇:
该篇列举三人表决器、数字时钟、多功能点歌系统、数字示波器这四个实际的工程项目,手把手带领大家分析工程、分解工程、到最终实现工程。
10
|
|
|
|