完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
2位7段数码管,2位连 P24,P25, 7段连P30---P36;数码管每段的电流时5ma ,电压2V 当全工作就是35ma左右,然后P24,P25无法提供这么大的拉电流。加上 上拉电阻。。 请问上拉电阻如何求呢。网上查了,感觉不是很清楚。谢谢大家了。
|
|
相关推荐
6个回答
|
|
p24,p25位驱动宜加一个三极管为妥
|
|
|
|
计算原则:(下面的计算是集电极开路为例的)
一、最大值的计算原则: 要保证上拉电阻明显小于负载的阻抗,以使高电平时输出有效。 例如:负载阻抗是10K,供电电压是5V,如果要求高电平不小于4.5V,那么,上拉电阻最大值 R大:(5-4.5)=10:5 R大=1K 也就是最大值1k,(如果超过了1k,输出的高电平就小于4.5V了) 二、最小值的计算原则: 保证不超过管子的额定电流(如果不是场效应管而是三极管也可依照饱和电流来计算) 例:管子的额定电流150mA,放大倍数100,基极限流电阻10k,工作在5v的系统中。那么,算法如下: Ib=U/R=(5-0.7)/10=0.47(mA) Ic=100*0.47=47mA 小于额定的150,所以可以按饱和法来算最小值。 上拉电阻最小值 R小=5v/47mA=106欧姆 (如果小于这个电阻,管子就会过饱和而没有意义了。如果大于这个值,管子的导体电阻就会变大一些,所以太高也不利于低电平的输出) 注意:算出最大最小值后,一般是随便选个中间值就可以了,例如本例子可以选510欧姆的上拉电阻。但是,如果负载电流较大,低电平要求严格,那么就要选100欧姆的上拉电阻。但是如果考虑省电因素,而低电平要求不严格,那么就可用1K的上拉电阻了。 |
|
|
|
一般内部上拉50k,具体要看cpu技术参数手册.哈哈,i/o口直接带一个发光管有人做的,直接拖7段数码管...,俺不敢这么玩,设计产品,更是大忌,坏一个i/o口臭了整个mcu,不合算.
你不妨把每段电流降到3mA,短时间试试. 实在囊中羞涩,可去网上下载一个叫"Multisim"或是"Proteus"的仿真软件,不花银子让你玩个够. |
|
|
|
总电流是35mA,在不考虑其他因素的时候就是(VCC - VLED)/I;
动态驱动电路中,两个电阻是不连续工作的,同一时间只有一只工作,也就相当于共用部分只有一个电阻上拉了,应用时和你的驱动占空比,IO饱和压降(太大了关不上),IO电流(不知道会烧不)等有关;还要选择适当的段限流电阻 |
|
|
|
如果IO足够多,可考虑使用静态扫描显示方式嘛。
|
|
|
|
C51等单片机的上拉电阻一般取4.7K~10K即可。不必很精确的。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 12:53 , Processed in 0.920266 second(s), Total 81, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号