完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
//上升沿触发的分频设计
reg [1:0] step1, step;
always @(posedge clkin)
always @(negedge clkin)
assign clkout=~(step[1]|step1[1]);
// 如果duty cycle =50%, 可以第一个周期
always @(posedge clk)
always @(negedge clk)
always @(q1 or q2)
always @(posedge d)
endmodule
module div_5 ( clkin,rst,clkout );
endcase
发布
如何使用CAN通信如何实现对变频器的控制?
1476 浏览 1 评论
想请教一下华芯拓远的工程师关于ASIC芯片调试软件的问题
1266 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
1471 浏览 0 评论
FPGA做深度学习能走多远?
920 浏览 0 评论
奇怪的CPLD问题:能下载,不工作
2272 浏览 0 评论
高速总线背板设计
1448 浏览 35 评论
新技术VPX VME64总线介绍
5635 浏览 113 评论
电子发烧友网
电子发烧友论坛
查看 »
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-24 13:19 , Processed in 0.575213 second(s), Total 36, Slave 28 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com