完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1、主芯片的晶振是Y3吗?放的忒远了
2、去耦电容,可以放更近点 3、RS232的封装,标准的话是9pin封装,不是你那个 4、晶振Y1是什么?看了会,没看懂 5、关于USB的那个,最好走等长线,我估摸着也不行,看不见走线,所以不评价,只猜测 6、LAYOUT完全可以弄的紧凑些,做这么大板,代价很高,当然,如果你有钱,当我没说。。。 以上纯属个人意见,勿喷 |
|
|
|
上图或者上PCB文件,最好直接上图
|
|
|
|
不好意思,刚刚上传失败了
|
|
|
|
已上传,刚刚上传失败了
|
|
|
|
第一次画板,看起来还不错的样子。。。。
|
|
|
|
感觉楼主在浪费钱,呵呵,好多空间浪费了
|
|
|
|
刚开始搞,不大会布局,这个布局就已经**四五次后才摆出来,要么不怎么美观,要么不好走线
|
|
|
|
1、Y3是主芯片的晶振,这个距离还有点远
2、去耦电容我在调调 3、刚刚说错了,我用的是USB-232,所以用的USB-B插座,Y1是CH340的晶振 4、USB走线到底层去了,是走的等长线。 5、这的确是个问题。。。 谢谢你的建议 |
|
|
|
1、去耦电容尽量靠近IC布局
2、USB等长走线,覆铜距离差分线远一点,大约1mm左右 3、晶振之类的期间,靠近IC布局,走线尽量等长,晶振底部尽量不走线,覆铜处理 4、JTAG建议用SWD模式,只需要4pin插座即可,节省空间 5、如果作为开发板用的话,建议楼主流出TFT接口,否则当我没说。。。 |
|
|
|
只有小组成员才能发言,加入小组>>
9567 浏览 0 评论
8932 浏览 0 评论
13326 浏览 0 评论
4377 浏览 0 评论
4632 浏览 0 评论
342浏览 1评论
484浏览 1评论
IPC-6012E CN 2020中文 CN 刚性印制板的鉴定及性能规范
573浏览 1评论
374浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 15:16 , Processed in 1.470343 second(s), Total 94, Slave 77 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号