完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
Dear ALL
想請問一下我這邊有兩份文件都有說明All Together: Buried Capacitance Stitching All Together: Buried Capacitance, Stitching Capacitance, and Via Fence 的Layout方式對EMI抑制的 ,但是兩份文件上在Internal Stitching Capacitance Layout 方式卻不一樣,想請問一下這兩種方式哪一種對於EMI抑制效果是最好的? |
|
相关推荐
1个回答
|
|
这两种方法都能有效抑制EMI,两种方法的主要区别如下:
1. 在同等面积下,第一张图片中的有效电容值是第二张图中的1/4. 2. 第一张图中的方法,隔离效果更好。 要采取哪种layout的方法,要具体情况具体分析。 您现在是已经遇到EMI的问题,需要改版还是在layout初期?可以将应用条件告知我们,请发邮件到china.support@analog.com。 |
|
|
|
只有小组成员才能发言,加入小组>>
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1893 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4235 浏览 2 评论
8991 浏览 1 评论
3137 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1414浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1640浏览 2评论
1608浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292浏览 2评论
207浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 08:15 , Processed in 0.855170 second(s), Total 79, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号