完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
本模块的信号列表如下:
信号名
I/O
位宽
说明
rst_n
I
1
系统复位信号,低电平有效
clk
系统工作时钟50M
din
32
输入要译码的数据
din_vld
输入数据有效指示信号
dout
O
12
输出的BCD数据,共12比特,每4比特一组,分别表示百、十、个位的值
dout_vld
输出数据有效指示信号
只看该作者
举报
mm775885110 发表于 2017-5-11 22:24 谢谢,学习中。。。楼主英明!!!!!!!
发布
如何使用CAN通信如何实现对变频器的控制?
1413 浏览 1 评论
想请教一下华芯拓远的工程师关于ASIC芯片调试软件的问题
1208 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
1419 浏览 0 评论
FPGA做深度学习能走多远?
913 浏览 0 评论
奇怪的CPLD问题:能下载,不工作
2223 浏览 0 评论
高速总线背板设计
1425 浏览 34 评论
新技术VPX VME64总线介绍
5610 浏览 113 评论
电子发烧友网
电子发烧友论坛
查看 »
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 04:20 , Processed in 0.602972 second(s), Total 53, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com