完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
例说FPGA连载85:工业现场实时监控界面设计之AD采集模块代码解析 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc 该模块中,主要实现实时的AD采样控制功能,通过SPI接口定时的采集AD芯片TLC549转换输出的电压值。这些电压值通过8bit总线接口sys_rddata输出,在顶层模块sys_rddata总线将连接到NIOS II的8bit输入PIO上,随时供读取。 该模块的内部功能框图如图17.11所示。分频计数逻辑产生SPI控制的基准时钟节拍,状态机定时的进入数据采集状态,产生必要的SPI时序,读取SPI数据线上的8bit值,延时计数器逻辑产生每两次采集间大于17us的最小延时(TLC549芯片要求)。 图17.11 ADC控制器模块功能框图 AD芯片TLC549的控制使用了比较简化(单向数据传输)的SPI接口,接口上只需要片选信号adc_cs_n、时钟信号adc_clk和输入数据信号adc_data。控制时序如图17.12所示,在片选信号有效后稍作延时,随后产生8个时钟周期依次读取AD采样的8bit数据即可。在片选信号拉低后大约1.4us,第一个采样数据出现在数据信号adc_data上,对应时钟信号adc_clk的上升沿可以采样数据,时钟信号adc_clk的最高频率可以达到1.1MHz。两次数据采样间隔必须大于17us。其它相关时序参数可以参考TLC549的datasheet,。
|
|
相关推荐
2 个讨论
|
|
哈哈哈哈哈哈哈哈哈
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
882个成员聚集在这个小组
加入小组4509 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2616 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4294 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5243 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5279 浏览 0 评论
1925浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-28 09:07 , Processed in 0.808351 second(s), Total 73, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号