完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
为确保电路板制作前其信号完整性,缩短产品的开发周期,节约设计成本,利用信号完整性仿真工具,通过采用Cadence的PCBSI软件对其布局前的仿真,重点研究了电路拓扑结构问题,并提出相应的解决措施,具有工程应用实际参考价值。
【关键词】:高速电路;;仿真;;Cadence PCB SI软件;;拓扑;;信号完整性 【DOI】:CNKI:SUN:SYCS.0.2010-02-007 【正文快照】:1引言现在的集成电路中开关切换速度已经从几十赫兹增加到几百兆赫兹,甚至可以到达几个吉赫兹,所以,元器件和PCB板的参数、元器件在PCB板上的布局、高速信号布线以及电路的拓扑结构等因素,都会引起信号完整性的问题,导致系统不稳定甚至崩溃。因此,在高速电路设计中所面临的信号 |
|
相关推荐 |
|
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 11:01 , Processed in 0.552147 second(s), Total 39, Slave 29 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号