完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
首先我想实现的是特权同学视频教程中的基于FIFO的串口发送机设计,我用的是Spartan 3E Kit板子,发现综合后少了FIFO例化模块,不知道为什么会出现这种现象,求各位大神指点迷津! 综合后的视图如下: 工程文件结构如下图: 顶层设计代码如下:主要是模块的例化,包括fifo的例化 module fifo_uart_top(clk,rst_n, rs232_tx ); input clk,rst_n; output rs232_tx; wire [7:0]wr_data_in; wire [7:0]tx_data; wire wr_req,rd_req; wire tx_start; //例化fifo IP核 fifo_uart fifo_uut( .clk(clk), // input clk .rst(rst_n), // input rst .din(wr_data_in), // input [7 : 0] din .wr_en(wr_req), // input wr_en .rd_en(rd_req), // input rd_en .dout(tx_data), // output [7 : 0] dout .full(full), // output full .empty(tx_start) // output empty ); //例化数据产生模块 data_output data_generator( .clk(clk), .rst_n(rst_n), .wr_req(wr_req), .wr_data_in(wr_data_in) ); //例化uart_ctrl模块 uart_ctrl uart_uut( .clk(clk), .rst_n(rst_n), .tx_start(tx_start), .rs232_tx(rs232_tx), .tx_data(tx_data), .rd_req(rd_req) ); endmodule |
|
相关推荐
1个回答
|
|
找到问题了,查看RTL视图时,要将primitives下的例化的模块加入到创建单元。如下图: 正确的RTL视图如下:
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1472 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1067 浏览 0 评论
2556 浏览 1 评论
2245 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2515 浏览 0 评论
1962 浏览 54 评论
6032 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 02:56 , Processed in 0.590061 second(s), Total 71, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号