发 帖  
经验: 积分:33
高级工程师 771
陕西省 西安市 设计开发工程
  • Xilinx的SoC在业界应用非常广泛。对应的开发工具SDK也很成熟。在SDK里,每一个baremetal工程,对应一个BSP工程,它包含一些Xilinx提供的公共模块,比如硬件的驱动、freertos、LWIP等。在BSP工程的右键菜单中,选择BSP setting,可以配置BSP工程包含的的公共模块。 在Xilinx为异构计算打造的全新开发工具Vitis里,BSP被包含在Platform工程里。双击Platform工程里里的platform.spr,等界面初始化完成后,点击右边的Modify BSP Settings, 也可以配置BSP工程包含的的公共模块。点击
    454398
    3600次阅读
    0条评论
  • Xilinx SDK使用教程 2017-11-17 11:25
    本文参考 Xilinx SDK软件内置的教程,打开方法:打开SDK->Help->Cheet Sheets...->Xilinx SDK Tutorials,这里有6篇文档。本文详细介绍其中的4篇(与Application相关)。如何创建一个新的软件应用:打开SDK,切换到c/c++界面下。(有两个界面,还有一个是Debug界面,在软件右上角处切换)。指定一个新的硬件平台项目 在SDK开发软件时,需要指定硬件平台。
    电子工程师
    4976次阅读
    0条评论
  • 这篇文章记录ZYNQ7020的PS端的基本开发流程,关于PL端的开发流程,参考之前文章,这里放个超链接。
    9vTe_HXSLH10101
    7910次阅读
    0条评论
  • 一、ZYNQ基本结构 ZYNQ7000系列分为 Artix-7 Kintex-7 Virtex-7,各个型号区别参考下面的博文 https://www.jianshu.com/p/005899fe6815 二、ZYNQ7020 分为PS端、PL端 PS: 处理系统 (Processing System) , 就是与 FPGA 无关的 ARM 的 SOC 的部分。 PL: 可编程逻辑 (Progarmmable Logic), 就是 FPGA 部分。 ZYNQ7020的整体架构如下图所示 Zynq 就是两大功能块,PS 部分和 PL 部分, 说白了,就是 ARM 的 SOC 部分,和 FPGA部分。其中,PS 集成了两个 ARM Cortex-A9 处理器,AMBA互连,内部存储器,外部储器接口和外
    电子工程师
    16557次阅读
    0条评论
  • ZYNQ 芯片分为 PL 和 PS, PS 端的 IO 分配相对是固定的,不能任意分配,虽然 PS 端的 ARM 是硬核,但是在 ZYNQ 当中也要将 ARM 硬核添加到工程当中才能使用,FPGA 工程师负责把 Vivado 工程搭建好,提供好硬件给软件开发人员,软件开发人员便能在这个基础上开发应用程序 ,软件开发人员,不用关心FPGA的部分。
    9vTe_HXSLH10101
    9885次阅读
    1条评论
ta 的专栏

成就与认可

  • 获得 0 次赞同

    获得 5 次收藏
关闭

站长推荐 上一条 /7 下一条

返回顶部