发 帖  
  • 之前在uFUN试用群里看到管理员说试用活动快结束了,要抓紧完成评测总结,看大家的评测总结也都写了,我也不能落后啊!正好最近做的扩展板到手了,于是赶紧进行调试,做了一个不用校准的时钟,时钟这种小设计应该说是烂大街了吧!...
    0
    538次阅读
    0条评论
  • 使用内联函数替换重复的短代码,一方面,可以避免函数的回调,加速了程序的执行,利用指令缓存,增强局部访问性;另一方面,可以方便代码管理。...
    0
    508次阅读
    0条评论
  • PUTTY 是一种流行的终端仿真器,是一个开源、**轻量级且免费** 的 SSH 客户端。它是由Simon Tatham 用C语言开发的。...
    0
    863次阅读
    0条评论
  • 一般来说,大部分CAN总线连接的节点数量在10个到100个之间。...
    0
    3622次阅读
    0条评论
  • 试想这样一种场景,有两款不同的FPGA板卡,它们的功能代码90%都是一样的,但是两个板卡的管脚分配完全不同,...
    0
    1003次阅读
    0条评论
  • 如果FPGA没有外部时钟源输入,可以通过调用STARTUP原语,来使用FPGA芯片内部的时钟和复位信号,Spartan-6系列内部时钟源是50MHz,Artix-7、Kintex-7等7系列FPGA是65MHz。...
    0
    1814次阅读
    0条评论
  • 上一篇文章,介绍了基于STM32F103的JTAG边界扫描应用,演示了TopJTAG Probe软件的应用,以及边界扫描的基本功能。本文介绍基于Xilinx FPGA的边界扫描应用,两者几乎是一样。...
    0
    1262次阅读
    0条评论
  • 前面几篇文章,介绍了关于JTAG边界扫描的一些基础知识和常用的调试软件。...
    0
    1214次阅读
    0条评论
  • 前面两篇文章介绍了边界扫描的基本原理和BSDL文件,本文文章介绍边界扫描测试实际使用的两款软件工具,在后面的实战应用部分,会演示基于STM32和FPGA的边界扫描测试应用。...
    0
    2867次阅读
    0条评论
  • 听卖家介绍说,这是之前挖矿盛行时,定制矿机中的一块HASH算力卡,主要功能是通过串口接收数据,FPGA计算出HASH值,再通过串口输出,由于工作频率较高,还外加了散热器,后来由于矿难,就把矿机中的板卡都处理掉了,遗憾的是...
    0
    941次阅读
    0条评论
  • BSDL文件可以在一些边界扫描的软件中被使用,如XJTAG,TopJTAG等等,通过加载对应的BSDL文件可以实现对芯片外部所有管脚的读取和控制。具体使用方法,我会在后面的文章介绍。...
    0
    1010次阅读
    0条评论
  • Xilinx任何一款FPGA型号都有一个唯一的IDCODE,用来区分不同的产品,同一型号不同封装的FPGA IDCODE是一致的,可以通过JTAG、ICAP原语、AXI_HWICAP IP核等多种方式读取。常见的应用场景...
    0
    2727次阅读
    0条评论
  • 如图1-a,有的软件架构是两级Boot:SB+CB,Start Boot只检查CPU最小系统,与具体项目的外围电路无关,它独立于客户需求,由供应商自行维护,在Pilot项目早期就应开发完成。...
    0
    2173次阅读
    0条评论
  • FPGA的硬件可编程性给设计带来了很高的灵活性,基于FPGA的产品也会有更新或升级的需求,而且大多数情况下由于现场环境、人力物力成本的限制,无法通过下载器JTAG方式进行刷新程序,比如机房服务器中的FPGA加速卡或采集卡...
    0
    7612次阅读
    0条评论
  • Xilinx LabTools工具是Xilinx FPGA单独的编程和调试工具,是从ISE或Vivado中独立出来的实验室工具,只能用来下载FPGA程序和进行ILA调试,支持所有的FPGA系列,无需许可证即可免费使用,安...
    0
    6761次阅读
    0条评论
12下一页
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部