发 帖  
  • 通过基准评测显示,约84%的周期用于图像卷积函数,该函数是由深度嵌套的for循环实现。为了进行简单的3x3卷积,通用RISC-V处理器必须运行9条加载指令、9次乘法运算和8次加法运算,并且存在一些流水线停滞的开销。...
    0
    521次阅读
    0条评论
  • 始创于2018年的RISC-V峰会,从北美发展到中国再到欧洲大陆。自2023年起,北美,中国和欧洲三大峰会开始“三足鼎立”,进而辐射覆盖到全球RISC-V市场。Codasip自2018年起便作为北美峰会的赞助商与大家见面...
    0
    809次阅读
    0条评论
  • RISC-V是一个模块化的指令集架构,可以为其开发一个架构测试套件。它被用于基于仿真的验证,以验证一个处理器的实现。...
    0
    583次阅读
    0条评论
  • 在传统的模式中这些问题通常相当直接。Arm或MIPS的标准许可允许客户使用RTL设计,但完全不能改变它(除了一些配置选项)。...
    0
    941次阅读
    0条评论
  • 英特尔最近推出了Intel Pathfinder for RISC-V*计划,通过该计划推出一个开发环境,能够使各种规模的企业都能开启其RISC-V探索之旅。...
    0
    420次阅读
    0条评论
  • “ Codasip通过收购Cerberus增强RISC-V的安全性能,而业界需要对RISC-V的安全性足够重视 ” 2022年11月,德国慕尼黑 - 处理器设计自动化和可定制RISC-V处理器知识产权(IP)的领导者Co...
    0
    737次阅读
    0条评论
  • SiliconArts光线追踪解决方案将采用Codasip的RISC-V处理器IP。Codasip Studio工具将支持客户为其图形应用实现高度优化。...
    0
    576次阅读
    0条评论
  • 当今世界处理器无处不在!它们控制着我们笔记本电脑中的闪存、汽车的制动系统或信用卡上的芯片。这些产品CPU不仅有着不同的性能要求,同时也有着不同的安全和保障要求。换句话说,处理器的具体需求因产品而异。...
    0
    503次阅读
    0条评论
  • 详尽的验证是找到这种CPU bug的关键。代码覆盖率可以帮助你,但绝对不够。如果一个功能没有在RTL中编码,覆盖率也就不可能报告它的缺失?此时需要在规范明确的情况下执行代码审查。...
    0
    971次阅读
    0条评论
  • 在Codasip的验证方法中使用智能随机测试,使我们既能有针对性,又能广泛地在这个新领域有效地找到更多的漏洞。这种测试方法包括调整测试,以更频繁地激活触发该漏洞的其他事件。...
    0
    550次阅读
    0条评论
  • 众所周知RISC-V早在2010年就作为加州大学伯克利分校的一个大学研究项目而开始。正因为RISC-V所具有的免费优势,越来越多的大学研究人员开始关注RISC-V技术。...
    0
    2459次阅读
    0条评论
ta 的专栏
关闭

站长推荐 上一条 /7 下一条

返回顶部