发 帖  
  • 当FPGA开发者需要做RTL和C/C++联合仿真的时候,一些常用的方法包括使用MicroBlaze软核,或者使用QEMU仿真ZYNQ的PS部分。...
    0
    1832次阅读
    0条评论
  • 在debug GT的时候,有时候需要读出一些寄存器来分析。这篇文章介绍一种通过AXI4 Lite或者APB3接口从XSCT来读Versla GT的寄存器的方法。...
    0
    734次阅读
    0条评论
  • 编写代码容易,但编写优秀代码却是一项挑战。采纳基本编程原则是确保编写高质量代码的稳妥途径,无论软件项目规模大小,都能保证代码高效、易读、可靠、安全且易维护。...
    0
    991次阅读
    0条评论
  • ILA Cross Triggering功能使得ILA核心之间、以及ILA核心与处理器(例如,AMD Zynq 7000 SoC)之间可以进行Cross Trigger。这个功能在你需要在不同时钟域的两个ILA核心之间触...
    0
    1243次阅读
    0条评论
  • 自 20 世纪 70 年代诞生以来,以太网已成为局域网事实上的标准。多年来,其经历了多项进步,以满足对更快、更可靠的数据传输不断增长的需求。...
    0
    1041次阅读
    0条评论
  • 大多数 ADC、DAC 和其他混合信号器件数据手册是针对单个 PCB 讨论接地,通常是制造商自己的评估板。将这些原理应用于多卡或多 ADC/DAC 系统时,就会让人感觉困惑茫然。通常建议将 PCB 接地层分为模拟层和数字...
    0
    543次阅读
    0条评论
  • 系统内的每个 PCB 至少应有完整的一层专用于接地层。理想情况下,双面电路板的一面应完全用于接地层,另一面用于互连。...
    0
    832次阅读
    0条评论
  • 目前的信号处理系统一般需要混合信号器件,例如模数转换器 (ADC)、数模转换器 (DAC)和快速数字信号处理器 (DSP)。...
    0
    3072次阅读
    0条评论
  • 平均通信效率低。SoC中采用基于独占机制的总线架构,其各个功能模块只有在获得总线控制权后才能和系统中其他模块进行通信。从整体来看,一个模块取得总线仲裁权进行通信时,系统中的其他模块必须等待,直到总线空闲。...
    0
    2515次阅读
    0条评论
  • FIFO缓存是介于两个子系统之间的弹性存储器,其概念图如图1所示。它有两个控制信号,wr和rd,用于读操作和写操作。当wr被插入时,输入的数据被写入缓存,此时读操作被忽视。FIFO缓存的head一般情况下总是有效的,因此...
    0
    774次阅读
    0条评论
  • 奇偶校验是一种简单、实现代价小的检错方式,常用在数据传输过程中。对于一组并行传输的数据(通常为8比特),可以计算岀它们的奇偶校验位并与其一起传输。接收端根据接收的数据重新计算其奇偶校验位并与接收的值进行比较,如果二者不匹...
    0
    2779次阅读
    0条评论
  • 增量实现自从首次获得支持以来,不断升级演变,在此过程中已添加了多项针对性能和编译时间的增强功能。它解决了实现阶段针对快速迭代的需求,显著节省了编译时间,还能确保所得结果和性能的可预测性。 以下图表显示了在一整套困难的设计...
    0
    793次阅读
    0条评论
  • 做FFT后,我们发现这三个时域上有巨大差异的信号,频谱却非常一致。尤其是下边两个非平稳信号,我们从频域上无法区分它们,因为它们包含的四个频率的信号的成分确实是一样的,只是出现的先后顺序不同。...
    0
    340次阅读
    0条评论
  • testbench是写输入激励的,是一种验证手段。...
    0
    677次阅读
    0条评论
  • D触发器结构如下图所示,先有时钟上升沿,然后才有D的值赋给Q,没有上升沿Q值保持不变,时序逻辑在时钟上升沿/下降沿后才变化...
    0
    2038次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 2 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部