发 帖  
  • 发布了文章 2023-2-6 11:06
    时间裕量包括建立时间裕量和保持时间裕量(setup slack和hold slack)。从字面上理解,所谓“裕量”即富余的、多出的。...
    0
    423次阅读
    0条评论
  • 发布了文章 2023-2-5 10:24
    可能你会有疑问,本来是第15位(对应于x^15),再移位就是第16位,怎样把第16位转化成低于16位的数?...
    0
    1483次阅读
    0条评论
  • 发布了文章 2023-2-3 16:23
    随着消费电子和通信等终端设备需求总量的增长,人工智能、大数据、云计算、智能汽车以及物联网边缘计算的发展,对FPGA的需求也将大增。相比于CPU、GPU,FPGA并不广为大众所熟知。接下来我们也为您简单介绍下这一“万能芯片”。...
    0
    3437次阅读
    0条评论
  • 发布了文章 2023-2-2 10:14
    今天介绍的是vivado的三种常用IP核:时钟倍频(Clocking Wizard),实时仿真(ILA),ROM调用(Block Memory)。...
    0
    3391次阅读
    0条评论
  • 发布了文章 2023-2-1 11:09
    从图中可以看出接收了一包完整的标准数据帧。在通过CAN调试工具进行数据的发送测试时:CAN调试工具每秒发送60包,测试了一个小时,没有出现接收数据错误。...
    1
    1336次阅读
    0条评论
  • 发布了文章 2023-1-31 16:31
    锁相环的锁定是指锁相环的输出频率等于输入频率,而输出信号的相位跟随输入信号的变化而变化。...
    0
    3121次阅读
    0条评论
  • 发布了文章 2023-1-17 09:36
    不管通信还是机器学习、加密解密,算法都是很复杂的,如果试图用 FPGA 完全取代 CPU,势必会带来 FPGA 逻辑资源极大的浪费,也会提高 FPGA 程序的开发成本。...
    0
    1387次阅读
    0条评论
  • 发布了文章 2023-1-15 14:44
    FPGA 开发的难度高居主控芯片(CPU,DSP,FPGA,专用芯片等)的榜首,芯片厂家为了配合市场需求,连年不断升级器件软件,这对于研发来讲就是灾难,但是为了提升最终产品的竞争力,提升我们自身的价值,我们不得不去学习掌握。...
    0
    748次阅读
    0条评论
  • 发布了文章 2023-1-15 14:41
    比如ALTERA的Quartus II软件、开发板和配置调试工具USB Blaster,以及仿真软件Modelsim SE。软件可以从网上下载,入门功能的许可的和谐方法一大堆;开发板和USB Blaster可以借,可以买,动手能力强的朋友,...
    0
    1486次阅读
    0条评论
  • 发布了文章 2023-1-12 10:54
     FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。...
    0
    465次阅读
    0条评论
  • 发布了文章 2023-1-11 09:31
    现场可编程门阵列(FPGA)与模数转换器(ADC)输出的接口是一项常见的工程设计挑战。本文简要介绍各种接口协议和标准,并提供有关在高速数据转换器实现方案中使用LVDS的应用诀窍和技巧。...
    0
    1598次阅读
    0条评论
  • 发布了文章 2023-1-10 09:44
    FPGA的开发流程是遵循着ASIC的开发流程发展的,发展到目前为止,FPGA的开发流程总体按照图1进行,有些步骤可能由于其在当前项目中的条件的宽度的允许,可以免去,比如静态仿真过程,这样来达到项目时间上的优势。...
    0
    1980次阅读
    0条评论
  • 发布了文章 2023-1-10 09:37
    prj为工程文件存放目录;rtl为verilog可综合代码存放目录;tb为测试文件存放目录;image为设计相关图片存放目录;doc为设计相关文档存放目录;prj文件夹下还建立了子文件夹ip,用于存放quartus中生成的IP核文件。...
    0
    510次阅读
    0条评论
  • 发布了文章 2023-1-9 11:58
    滤波器系数与本系列第2篇中相同,系统设置20MHz采样率,1.5MHz通带截止频率、8.5MHz阻带截止频率,对1MHz+9MHz的叠加信号滤波。上图中所有加法器(AddSub)和乘法器(Mult)中的Latency都为0,即纯组合逻辑。...
    0
    1506次阅读
    0条评论
  • 发布了文章 2023-1-8 09:04
    IP 本来的意思是知识产权,而在半导体领域,CPU 核、大规模宏单 元等功能模块被称为IP(设计资产)。使用经过验证的成品功能模块(IP),比重新设计电路更高效且可以缩短开发周期。为了和固件、中间 件等软件 IP 区别开来,电路 IP 也被...
    0
    986次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 5 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部