发 帖  
  • 但是,他又想把特定的测量数据转化为map图后,进行上色,即不同的测试数据能够呈现不同的颜色,以便于直观的观察其趋势。...
    0
    1083次阅读
    0条评论
  • 光掩膜版基本上是 IC 设计的“主模板”。掩模版有不同的尺寸。常见尺寸为 6 x 6 英寸一般的掩膜版由石英或玻璃基板组成。光掩膜版涂有不透明薄膜。更复杂的掩模版使用其他材料。...
    0
    3892次阅读
    0条评论
  • 上一篇文章《暗藏玄机的SV随机化》介绍了SystemVerilog的各种随机化方法,本文将在其基础上引入SystemVerilog的随机约束方法(constraints)。通过使用随机约束,我们可以将随机限制在一定的空间...
    0
    1483次阅读
    0条评论
  • 使用后门方式测量时钟频率的需求来源更多是SOC验证的场景,由于SOC的规模较大,一次编译时间成本较高,在N个小时级别。如果采用前门方式,比如编写测量频率的module或者interface,一旦有新的测量需求则就需要TB...
    0
    708次阅读
    0条评论
  • 在rtl仿真中,有四种状态,分别是0、1、x(unknown values)和z(high-impedance values)。...
    0
    1987次阅读
    0条评论
  • UV光刻机一般可以分为5种,即:接触式光刻机,接近式光刻机,扫描投影式光刻机...
    0
    2045次阅读
    0条评论
  • 一直以来,一个通用处理器加上硬件逻辑是SoC设计的主流结构。...
    0
    2227次阅读
    0条评论
  • 所以3.0版本总共含有QSPI、I2C、UART、PMUX、ISP、DMA、JTAG、ICACHE、CNN、PWM和RISCV等11个模块,涵盖了协议类、算法类、存储类和AI 相关的各个IP,满足了大部分IC设计、验证工...
    0
    1022次阅读
    0条评论
  • 在ASIC/FPGA项目中,我们会用到很多IP,其中有很多IP存在内部控制信号以及内部状态信号。...
    0
    1287次阅读
    0条评论
  • 很多芯片在设计之初,就已经考虑如何增加代码的复用性,尽量减少工作量,降低错误概率。...
    0
    1170次阅读
    0条评论
  • 日常工作中,我们常使用"free -m"查看内存使用情况。...
    0
    577次阅读
    0条评论
  • 浅谈低功耗设计

    2023-9-9 14:44
    根据应用让不同的模块使用不同的电压并以不同的频率运行。对于时序要求不那么严格的路径,其供电电压和工作频率可以设置较低,以此降低功耗。...
    0
    1233次阅读
    0条评论
  • 提高芯片的良率变得越来越困难,很多新建的晶圆厂通线数年仍难以量产,有的虽勉强量产,但是良率始终无法爬坡式的提升,很多朋友会问:芯片的良率提升真的有那么难吗?为什么会这么难?今天来聊聊。...
    0
    4954次阅读
    0条评论
  • 前不久一位朋友发来一道验证题,虽然题目不是很复杂,但是琢磨了下感觉其中需要掌握的内容还是很多的,正所谓麻雀虽小五脏俱全。下面将对此题涉及的一些内容进行挖掘和示例,与大家分享下。...
    0
    827次阅读
    0条评论
  • 在verilog中虽然没有system verilog的assertion,但是我们依旧可以使用display打印检查各类错误,在RTL级的仿真中能够快速定位问题。...
    0
    1175次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 6 次赞同

    获得 0 次收藏

谁来看过他

关闭

站长推荐 上一条 /7 下一条

返回顶部