发 帖  
  • 通过3D IC集成来缩减I/O功耗:和传统的多芯片设计相比,在具备相同的I/O带宽的情况下,基于SSI的3D IC技术可以使I/O互连功耗减小100倍。...
    0
    4260次阅读
    0条评论
  • 每个TES测辐射热计的电阻值变化会导致电流的调整,然后会被连接着的SQUIDs(超导量子干涉器件)进行放大。...
    0
    2641次阅读
    0条评论
  • 系统开发五大要素

    2019-7-24 14:41
    IP是秘密武器:“重新设计轮子”会使得开发计划岌岌可危。对系统设计而言,开发那些不能增加特殊价值的系统组件是没有任何意义的。...
    0
    4377次阅读
    0条评论
  • 我们变得很安逸,不是吗?工程师们都不喜欢冒险和失去控制。我之前曾经说过这个,但我自2011年以来就一直都没有用C/C++手工编写过一个DSP的功能。...
    0
    4370次阅读
    0条评论
  • “大部分产品都是把非实时、软件实时和硬件实时的需求混合到一起。软件的时间限制通常最具挑战性,要以一种明确的方式去定义、测试和实施。...
    0
    1518次阅读
    0条评论
  • 思博伦通信CEO Eric Hutchinson指出,思博伦和赛灵思和华为此次400GE联合测试的成功,进一步证明了思博伦在高速以太网测试领域的领导地位,极大促进了400GE产业的发展和产业链的成熟。网络设备制造商和服务...
    0
    3172次阅读
    0条评论
  • 赛灵思公司电源和存储器技术市场总监Tamara Schmitz表示:“客户现在即能采用业界唯一出货的20nm FPGA以及经验证的IP核向市场推出15Gb/s HMC设计。...
    0
    2235次阅读
    0条评论
  • 赛灵思公司无线通信副总裁Sunil Kar指出:“我们很高兴我们的产品能成为NEC iPASOLINK毫米波通信系统的一部分,并助力构建出高可靠性网络系统。...
    0
    2337次阅读
    0条评论
  • 模拟设备驱动

    2019-7-24 15:19
    我们的应用是一个视频演示平台。在这个平台上,Zynq SoC中ARM Cortex-A9 MPCore CPU上运行的软件创建一系列视频帧,将它们通过由Xilinx IP核组建的硬件流水线传输到HDMI视频输出。...
    0
    3500次阅读
    0条评论
  • 在Zynq-7000的方法

    2019-7-24 15:26
    bif文件可以用文本编辑器写,也可以用Xilinx SDK的Create Boot Image工具生成。然后在命令行下用以下命令即可去掉bitstream文件的文件头。...
    0
    3084次阅读
    0条评论
  • 例如,采样率为2500MHz,基础频率是1807MHz,将会在第一奈奎斯特区有一个693MHz的谐波分量。...
    0
    2508次阅读
    0条评论
  • 两块FPGA器件研究

    2019-7-24 15:44
    这里的基本概念是FPGA或者SoC中的具体化的IP和FMC-to-FMC线连接“消失”了,器件上的其他逻辑认为它是在与传统的AXI端口对话,同时发送出去的和接收到的数据就像是它开创了一条连接线缆的道路一样,在另一块板的上...
    0
    3169次阅读
    0条评论
  • 将Virtex-7 All Programmable器件迁移成20纳米UltraScale器件:你会看到1.5倍至3倍的性能提升(平均每单位消耗)以及25%至45%的功耗降低。...
    0
    2988次阅读
    0条评论
  • 赛灵思应用简介

    2019-7-24 15:59
    软件优化是一个复杂的话题。Qin表示,要实现最佳硬件性能,必须同时使用所有这些技术,并在它们之间取得最佳平衡。...
    0
    4238次阅读
    0条评论
  • 录音摄像机作用简介

    2019-7-24 16:09
    。第一,要想捕捉瞬变的噪声,快速的响应时间是非常必须的,因为大部分噪声的产生是不规律的,变化快速的。...
    0
    4033次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 8 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部