发 帖  
  • SPI通信有四种方式,由CPOL(时钟极性)、CPHA(时钟相位)的4种组合决定的。CPOL决定总线空闲时,SCK是高电平还是低电平(CPOL=,0,无数据传输时,SCK=0;CPOL=1,无数据传输时,SCK=1)。...
    0
    5303次阅读
    0条评论
  • 利用源同步接口,数据的有效窗口可以提高很多。通常频率都在1GHz以下。在实际应用中可以见到如SPI4.2接口的时钟可以高达DDR 700MHz x 16bits位宽。DDR Memory接口也算一种源同步接口,如DDR3...
    0
    1446次阅读
    0条评论
  • 这种接口电路中,采用单路方式传输,每个基色信号采用6位数据,共18位RGB数据,因此,也称18位或18bit LVDS接口。此,也称18位或18bit LVDS接口。...
    0
    4251次阅读
    0条评论
  • FPGA的原理是基于SRAM的查找表结构。通俗的讲就是:可以将FPGA看做是一片SRAM,利用开发工具软件计算出所有的输入组合排列对应的输出结果,然后将输入组合作为SRAM的地址,该地址中存放的是与输入组合对应的输出。...
    0
    405次阅读
    0条评论
  • 在Verilog HDL中可以用许多种方法来描述有限状态机,最常用的方法是用always语句和case语句。...
    1
    619次阅读
    1条评论
  • 卡尔曼滤波实质上就是基于观测值以及估计值二者的数据对真实值进行估计的过程。...
    0
    5010次阅读
    0条评论
  • proFPGA 四模块英特尔 Stratix 10 GX 10M FPGA 原型设计系统采用 4 个基于英特尔 Stratix 10 GX 10M FPGA 的可插拔 FPGA 模块。...
    0
    675次阅读
    0条评论
  • 该器件基于现有的英特尔 Stratix 10 FPGA 架构以及英特尔先进的嵌入式多芯片互连桥接 (EMIB) 技术;...
    0
    941次阅读
    0条评论
  • 他们提出了一个虚拟地址的东西,所有程序使用的地址都是一个虚拟的地址,在真正和内存打交道的时候,咱们CPU内部工作人员再给翻译成真实的内存地址,关于这事儿,内存那家伙一直被我们蒙在鼓里。...
    0
    807次阅读
    0条评论
  • [导读] 本文来解析一个盆友在使用STM32采集电池电压踩过的坑。以STM32F4 的ADC属于逐次逼近SAR 型ADC为例进行分析,参考STM32F405xx Datasheet,对于如何编写ADC程序就不做描述了。...
    0
    722次阅读
    0条评论
  • 约定数据传输延时不能太小。这就奇怪了,数据传得太慢大家都知道不好,难道传得太快也不行吗?是的,不行!Thold+Tsetup是一个触发器的采样窗口时间,我们知道,D触发器并不是绝对的瞬间采样,它不可能那么理想。...
    0
    269次阅读
    0条评论
  • MLP全称Machine Learning Processing单元,是由一组至多32个乘法器的阵列,以及一个加法树、累加器、还有四舍五入rounding/饱和saturation/归一化normalize功能块。...
    0
    277次阅读
    0条评论
  • X86和ARM、MIPS相比,X86架构的嵌入式处理器应用范围要狭窄一些。它主要应用于桌面端和低端服务器处理器。...
    0
    1188次阅读
    0条评论
  • 数据传输技术主要用于多机通信领域,一般在数据交换过程中,为保证数据的稳定可靠传输而制定的特殊传送规则。其传输过程也根据传输的物理介质而不同。...
    0
    1396次阅读
    0条评论
  • 组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。...
    0
    509次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 73 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部