发 帖  
  • DesignWare ARC NPX6 NPU IP核可提供业界领先的性能和30 TOPS/Watt(每秒万亿次运算/瓦)的能效比,具有高达96K MAC的增强利用率、全新稀疏特征以及新型互连技术以实现可扩展性...
    0
    1936次阅读
    0条评论
  • 该联合解决方案基于新思科技的行业金牌PrimeTime签核技术和Ansys 的RedHawk-SC电源完整性签核技术,能够防止动态电压降引起的时序失效并尽可能减小时序悲观性。...
    0
    1046次阅读
    0条评论
  • 新思科技近日宣布其工程变更命令(Engineering Change Orders, ECO)解決方案Tweaker ECO获得群联电子的采用,有效协助该NAND控制芯片及储存解决方案领导厂商实现卓越的设计到签核运算能力...
    0
    1090次阅读
    0条评论
  • 新思科技(SNPS)近日宣布与Juniper Networks(纽约证券交易所股票代码:JNPR,以下简称为“Juniper”)联合成立一家独立的新公司,为业界提供开放式硅光子平台,以满足电信、数据通信、激光雷达、医疗保...
    0
    1189次阅读
    0条评论
  • 你能想象不能用手机进行线上付款,不能通过APP看电影、以及不能线上购物在家坐等快递送货上门的日子吗?...
    0
    1133次阅读
    0条评论
  • 在开展下一代SoC设计的过程中,对客户需求和市场需求的预测无疑是最主要的驱动因素,相信大家都希望设计出跟别家不一样的、有卖点的产品,因此如何设计出具有差异化的芯片是开发者设计工作中的重中之重。...
    0
    1528次阅读
    0条评论
  • 芯片设计一直以来都面临着两个非常严峻的目标:严格的质量要求和紧迫的上市时间。人工智能(AI)和高性能计算(HPC)等计算密集型应用对芯片的要求更高,但留给芯片设计和验证周期却不增反降。而且不断增长的成本也在逐渐压缩企业利...
    0
    8760次阅读
    0条评论
  • 新思科技(Synopsys)近日宣布新增CODE V和LightTools之间的互操作性功能,以协助开发者轻松模拟成像和非成像组件的光学系统,从而缩短产品开发时间。凭借CODE V和LightTools的行业领先设计、优...
    0
    8533次阅读
    0条评论
  • 在多个第三方IP核、外部接口和低功耗设计驱动下,数十亿门级的专用集成电路(ASIC)已具备几十甚至数百个异步时钟域,而要解决跨时钟域(CDC)问题,RTL仿真和静态时序分析(STA)都不是最理想的解决方案。...
    0
    1871次阅读
    0条评论
  • 新思科技近日宣布其光电统一的芯片设计解决方案OptoCompiler将助力开发者更好地在全新的GlobalFoundries(GF)硅光平台上进行创新。作为GF具有颠覆性的下一代单片平台,GF Fotonix是业内首个将...
    0
    3371次阅读
    0条评论
  • 说起debug(调试),这可能是令所有开发者抓狂且绕不开的永恒话题,相信每个验证开发者都有很多debug经历可以吐槽,因为这确实是一个似乎看不到尽头的艰难挑战。...
    0
    1705次阅读
    0条评论
  • 小芯片(Chiplet)已经成为当今大厂角逐的一大方向,对于小芯片来说,需要一种芯片到芯片的互连/接口技术,现在已有多种Die-to-Die接口可以满足这类需求。其中,基于SerDes的或并行的Die-to-Die接口在...
    0
    3148次阅读
    0条评论
  • ARC解决方案应用领域广泛,涉猎了从汽车、5G、物联网,到存储、AI、云等多个应用场景。...
    0
    4394次阅读
    0条评论
  • 近日,新思科技(Synopsys)在OPPO安全应急响应中心(OSRC)年度颁奖典礼上荣获2021年度优秀合作伙伴大奖,连续两年荣膺OPPO合作伙伴类大奖,充分彰显了新思科技在安全生态体系建设中的重要作用。...
    0
    1819次阅读
    0条评论
  • 流片成功无疑是所有芯片开发者的共同目标,否则耗时持久的努力和流片所产生的高昂成本都将付诸东流。基于FPGA的原型验证是芯片流片前非常重要的一个步骤,不仅可以提高流片成功率,还可加速软件的开发速度。...
    0
    2393次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 3 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部