发 帖  
  • 再简单点说就是无敌增强版的“M0/M0+,M3/M4”加“安全扩展”。有人说,Armv8-M的主要功能就是为Cortex-M家族引入TrustZone,这么看来也是不无道理的。...
    0
    5134次阅读
    0条评论
  • 本篇将介绍MDK下99%用户都不知道的万能printf方法。...
    0
    2129次阅读
    0条评论
  • Cortex-M0系统控制块(SCB)是内核外设的主要模块之一,提供系统控制以及系统执行信息,包括配置,控制,上报系统异常等。...
    0
    5055次阅读
    0条评论
  • 电平触发是外设的中断请求有持续的电平信号,若电平信号在处理器从ISR返回之前没有被取消,则中断返回后将再次触发已经服务过的中断。...
    0
    2842次阅读
    0条评论
  • 每一个外部中断都有一个对应的优先级寄存器,Cortex-M0中NVIC-IPR共有8个寄存器,而每个寄存器管理4个IRQ中断,所以M0的IRQ中断源最多只支持32个,再加上16个内核中断,也就是说M0最多48个中断源。...
    0
    3012次阅读
    0条评论
  • 中断一般是由硬件(例如外设、外部引脚)产生,当某种内部或外部事件发生时,MCU的中断系统将迫使 CPU 暂停正在执行的程序,转而去进行中断事件的处理...
    0
    1536次阅读
    0条评论
  • 处理器中的NVIC能够处理多个可屏蔽中断通道和可编程优先级,中断输入请求可以是电平触发,也可以是最小的一个时钟周期的脉冲信号。每一个外部中断线都可以独立的使能、清除或挂起,并且挂起状态也可以手动地设置和清除。...
    0
    1010次阅读
    0条评论
  • Arm Compiler 5已经停止维护,Arm Compiler 6还在持续更新。没有bug的编译器是不存在的,一个生命周期已经结束的编译器就几乎不在存在修复已有bug和未发现bug的可能性...
    0
    1926次阅读
    0条评论
  • 不再需要购买Arm Mobile Studio专业许可证才能在持续集成(CI)工作流中使用这些工具。因为我们相信所有游戏工作室都可以使用可扩展的性能分析,所以我们在免费版本中提供了所有的专业功能。...
    0
    975次阅读
    0条评论
  • 分享DDRx关键技术

    2023-2-23 10:50
    差分时钟是DDR的一个重要且必要的设计,但大家对CK#(CKN)的作用认识很少,很多人理解为第二个触发时钟,其实它的真实作用是起到触发时钟校准的作用。...
    0
    1114次阅读
    0条评论
  • Write leveling功能和Fly_by拓扑密不可分。Fly_by拓扑主要应用于时钟、地址、命令和控制信号,该拓扑可以有效的减少stub的数量和他们的长度...
    0
    3995次阅读
    0条评论
  • 不是线性的,加上正向电压时,P区的空穴与N区的电子在正向电压所建立的电场下相互吸引产生复合现象,导致阻挡层变薄,正向电流随电压的增长按指数规律增长,宏观上呈现导通状态,而加上反向电压时,情况与前述正好相反,阻挡层变厚,电...
    0
    417次阅读
    0条评论
  • 介绍SMMU的相关知识

    2023-2-15 09:48
    为了适应大规模的SoC设计,GIC-600被设计成分布式IP。所谓分布式,GIC-600由几种组件构成,每个组件可以跟其它相关模块在物理设计上摆放在一起,并与其拥有共同的电源域;...
    0
    3429次阅读
    0条评论
  • 今天要说的这个是存储一致性(memory consistency),不要跟前面讲过缓存一致性(cache coherence)混淆了。...
    0
    1764次阅读
    0条评论
  • 随着市场对嵌入式设备功能需求的提高,市面上出现了集成嵌入式处理器和单片机的主控方案,以兼顾性能和效率。...
    0
    2362次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 9 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /7 下一条

返回顶部