发 帖  
  • 当然FPGA里实际不必这样,打个比方,两个xbit的数据做比较,若芯片内是4输入LUT,若有pipeline的必要,那么流水级最多用[log4(x)]+1就够了。...
    0
    10271次阅读
    0条评论
  • 我知道,我对与电子有关的所有事情都很着迷,但不论从哪个角度看,今天的现场可编程门阵列(FPGA),都显得鹤立鸡群,真是非常棒的器件。如果在这个智能时代,在这个领域,想拥有一技之长的你还没有关注FPGA,那么世界将抛弃你,...
    0
    2026次阅读
    0条评论
  • ASIC芯片内部架构较为简单,不可以硬件编程,只能用来专门处理某一种功能,灵活性最差,但是在执行某一种任务上的效率最高。ASIC也被称为专用集成电路。FPGA芯片内部架构稍微复杂一些,可以硬件编程,因而可以通过硬件编程语...
    6
    18008次阅读
    0条评论
  • FPGA出现之前,所有集成电路都可以看成雕塑家,但是雕成一个成品,往往要浪费很多半成品和原料,这就是ASIC的制造。...
    10
    84493次阅读
    0条评论
  • 跨阻放大器(TIA )全称为trans-impedance amplifier,是放大器类型的一种,放大器类型是根据其输入输出信号的类型来定义的。...
    20
    52049次阅读
    1条评论
  • 独热码在状态机里面使用比价广泛,这一块有些人爱用,有些人嫌烦,有时候可以用用格雷码跳转,不过格雷码只支持那种一步到底的,中间有分支就不好做了,所以后来还是回到了独热码的正道上。...
    0
    8211次阅读
    0条评论
  • 反激式变压器适合小功率电源以及各种电源适配器。但是反激式变换器的设计难点是变压器的设计,因为输入电压范围宽,特别是在低输入电压,满负载条件下变压器会工作在连续电流模式,而在高输入电压,轻负载条件下变压器又会工作在不连续电...
    2
    16502次阅读
    0条评论
  • 首先需要分析功能需求,然后在平衡资源与速度后,估计速度需求。同样也可以根据之前的设计来确定,根据FPGA供应商提供的datasheet,在最大速度的基础上,留出足够的安全余量,确定选型。...
    0
    5926次阅读
    0条评论
  • SERDES恢复出的数据进入FPGA有一个解复用和时钟域转换的问题,Stratix GX包含了专用电路可以完成8/10bit数据到8/10/20bit数据的Mux/Demux,另外SERDES收端到FPGA内部通用逻辑资...
    1
    9789次阅读
    0条评论
  • 2002年推出了更新的规范USB 2.0,也称为高速 USB 2.0。它将PC至USB设备的数据传输速率提高到480 Mbps,比USB 1.1规范快了40倍。数码相机、CD刻录机和视频设备等需要更高带宽、更大吞吐量的外...
    0
    60701次阅读
    0条评论
  • 废除传统的站地址编码,代之以对通信数据块进行编码,可以多主方式工作; 采用非破坏性仲裁技术,当两个节点同时向网络上传送数据时,优先级低的节点主动停止数据发送,而优先级高的节点可不受影响继续传输数据,有效避免了总线冲...
    0
    8227次阅读
    0条评论
  • FPGA时序约束简介

    2018-3-30 13:42
    在简单电路中,当频率较低时,数字信号的边沿时间可以忽略时,无需考虑时序约束。但在复杂电路中,为了减少系统中各部分延时,使系统协同工作,提高运行频率,需要进行时序约束。通常当频率高于50MHz时,需要考虑时序约束。...
    1
    14584次阅读
    0条评论
  • 可控硅(Silicon Controlled Rectifier) 简称SCR,是一种大功率电器元件,也称晶闸管。它具有体积小、效率高、寿命长等优点。在自动控制系统中,可作为大功率驱动器件,实现用小功率控件控制大功率设备...
    3
    31386次阅读
    0条评论
  • 时钟是数字电路中所有信号的参考,特别是在FPGA中,时钟是时序电路的动力,是血液,是核心。...
    0
    13693次阅读
    0条评论
  • FPGA相比于CPU,最大的优点在于速度,简单来讲,FPGA是靠控制每个时钟(Cycle)来驱动信号与寄存器传输的,也就是说可以通过时钟来精确控制任务。...
    0
    12644次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 72 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部