发 帖  
  • 最近在项目中用到51单片机,因为某些条件限制,51单片机片上程序不是很大,需要进行外部扩展。...
    0
    15341次阅读
    0条评论
  • FPGA中的testbench介绍

    2018-10-10 16:14
    跟大家解释一点,所有testbench本质上都是串行执行,因为在CPU环境下,没有可靠并行执行的能力。所有并行的语句,比如两个always模块,fork join语句块,都是软件模拟并行执行的。所以老一点的编译器,信号定...
    0
    9577次阅读
    0条评论
  • 设计规范化与自由创作之间没有任何矛盾。它只是制约了那些可能出错或者低效的行为,令设计思路更加明朗、设计效率得到提高、设计质量充分保证。...
    0
    3185次阅读
    0条评论
  • FPGA的配置/加载方式

    2018-10-5 10:12
    FPGA有多种配置/加载方式。粗略可以分为主动和被动两种。主动加载是指由FPGA控制配置流程,被动加载是指FPGA仅仅被动接收配置数据。...
    0
    18196次阅读
    0条评论
  • 在传递读写时钟域的指针使用格雷码来传递,如何把二进制转换为格雷码,格雷码是如何判断读空写满呢?...
    0
    8277次阅读
    0条评论
  • 学习FPGA五大忌:急于求成(一两天就想着要学习完所有知识)2:没耐心和毅力(遇到不懂不理解就想放弃)3:想法太多...
    1
    3631次阅读
    0条评论
  • FPGA可重配置带来了很高的灵活性,所以基于FPGA的设计/产品往往也会有后期更新/升级的需求。同时,需要更新/升级的FPGA板卡由于物理条件的限制,可能无法现场升级。...
    0
    3737次阅读
    0条评论
  • 更新镜像这一概念,会有两个完全不一样的概念,需要先说清楚。 1.更新FPGA的配置2.更新存储FPGA配置镜像的Flash...
    0
    6099次阅读
    0条评论
  • 近日,全球最大的FPGA厂商赛灵思宣布收购深鉴科技的消息,引发人工智能芯片行业热议,这也是首起中国AI芯片公司被收购的案例。值得注意的是,收购深鉴科技的赛灵思在2018年下半年重点发展方面是汽车自动驾驶。...
    0
    3847次阅读
    0条评论
  • 跨时钟域的问题:前一篇已经提到要通过比较读写指针来判断产生读空和写满信号,但是读指针是属于读时钟域的,写指针是属于写时钟域的,而异步FIFO的读写时钟域不同,是异步的,要是将读时钟域的读指针与写时钟域的写指针不做任何处理...
    0
    6012次阅读
    0条评论
  • 因为财力和风险原因,这些厂商目前以小规模芯片为主,很贴近国内客户,只是因为时间关系开发工具还不成熟,对这些厂商来说,FPGA硬件堆砌起来不难,麻烦的是软件,只要给资金给时间,国产FPGA大爆发是必然的。...
    0
    5940次阅读
    0条评论
  • 当FPGA 80年代出现后,很快就变成了各家数字芯片公司开发的必需品,没有FPGA之前,数字芯片开发出来只能直接在晶圆厂投片,如果设计时存在一些问题和隐患(这个在芯片开发时是普遍存在的),那么投片回来后大家可能需要抱着一...
    0
    11778次阅读
    0条评论
  • 设计中全部使用同相输入。由于运放在增益增大时,直流偏置也会增大,所以使用电位器进行调零(要考虑温度对电位器的影响,选用合适的电位器)。...
    0
    8424次阅读
    0条评论
  • FPGA全称现场可编程门阵列(Field-Programmable Gate Array),最初作为专用集成电路领域中的一种半定制电路而出现的,具有一定的可编程性,可同时进行数据并行和任务并行计算,在处理特定应用时有更加...
    1
    4678次阅读
    0条评论
  • 2018年上半年对于中国半导体行业而言是多事之秋,发生了几件让国人深入思考的大事。我作为IC产业的逃兵,最近也在思考很多的问题,包括资本市场、集成电路行业和研究所的一些不成熟的想法。...
    0
    15571次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 72 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部