发 帖  
经验: 积分:18
硬件工程师 北京万集科技
广东省 深圳市 测试测量
  • 友情提示,运放电路的噪声分析还是比较复杂的,不论是基础理论还是对应的推导过程,都不是特别容易。考虑到兄弟们的基础参差不齐,所以我还是尽量说清楚点,这样导致看起来就有点罗里吧嗦,也会看起来超级复杂,希望不会劝退。
    MEANWELL1982
    2949次阅读
    0条评论
  • 经过一些数据的量化,微带线和带状线的传输延时有很明显的差距,有了这个数据,有的同学可能会对同组同层的要求认识会更深刻。对于一些等长要求不是很严格的走线来说,比如说ddr的地址线,并没有同组同层的要求。不同层的信号除了信号不同层带来的时延差之外还相差了一个过孔的长度,这段长度严格来说也是要算进去的。
    PE5Z_PCBTech
    31097次阅读
    0条评论
  • 差分时钟是DDR的一个非常重要的设计,是对触发时钟进行校准,主要原因是DDR数据的双沿采样。由于数据是在时钟的上下沿触发,造成传输周期缩短了一半,因此必须要保证传输周期的稳定以确保数据的正确传输,这就对CK的上下沿间距有了精确的控制的要求。有了这些技术就构成了内存帝国的最基本的元素,之后的DDR2,DDR3和DDR4以及即将推出的DDR5将以此为基础,内存的功耗及频率得到一次又一次的飞跃。
    NJ90_gh_bee81f8
    16036次阅读
    0条评论
  • 虽然Bode图是一种很不错的分析工具,但是您可能没有还发现该图太过直观了。就运算放大器不稳定和振荡而言,Bode 图这是对常见原因的一种直观表述。
    黄汉华
    6220次阅读
    2条评论
  • 选择电感电容时特别关注他们的Q值,那什么是Q值呢?Q值是什么意思,它为什么重要?
    wFVr_Hardware_1
    76361次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 0 次赞同

    获得 5 次收藏
关闭

站长推荐 上一条 /7 下一条

返回顶部