发 帖  
经验: 积分:61
硬件工程师 南京能瑞电力科技有限公司
江苏省 南京市 设计开发工程
  • DDR的布线问题讨论 2019-06-08 14:35
    在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的布线(或者Layout)也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。下面本文针对DDR的布线问题(Layout)进行讨论。
    电子工程师
    4742次阅读
    0条评论
  • 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结
    LUZq_Line_pcbla
    9791次阅读
    0条评论
  • 通常CMOS门电路都有反相器作为输出缓冲电路,如上图所示,如果将两个CMOS与非门G1和G2的输出端连接在一起,并设G1的输出处于高电平,TN1截止,TP1导通;而G2的输出处于低电平,TN2导通,TP2截止
    倩倩
    51199次阅读
    0条评论
  • 眼图作为数字设计的参考依据,图中的眼宽、眼高、过冲、单位间隔和门限交叉抖动为重要参数依据。峰-峰值抖动=门限交叉抖动/单位间隔×100%。为了使接收器能够正确地采样数据,眼图必须满足一定的高度和宽度,其具体参数由器件的特性决定,根据眼图,可以知道实际情况是否满足系统设计。
    wl1123
    39240次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 0 次赞同

    获得 4 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部