发 帖  
经验: 积分:28
电子工程师 深圳建业电子科技有限公司
广东省 深圳市 设计开发工程
  • 本文开始主要介绍了CD4553引脚图和功能及CD4553真值表,其次介绍了CD4553真值表、最大额定值、直流电气特性以及CD4553位数计数器的时序图,最后介绍了CD4553方框图以及cd4553应用电路。
    姚小熊27
    35503次阅读
    0条评论
  • CD4017是一种十进制计数器/脉冲分配器目前已经得到普遍运用。本文详细介绍了六款cd4017应用电路详情。
    姚小熊27
    65421次阅读
    1条评论
  • cd4049引脚图及功能 2017-11-17 10:33
    CD4049 六反相缓冲器/转换器。具有仅用一电源电压(VCC)进行逻辑电平转换的特征。用作逻辑电平转换时,输入高电平电压(V IH)超过电源电压V CD。本文主要介绍了它的引脚图。
    姚小熊27
    36490次阅读
    0条评论
  • 本文主要介绍了cd4026中文资料汇总(cd4026引脚图及功能_工作原理及应用电路)。CD4026是一款同时兼备十进制计数和七段译码两大功能的芯片,通常在CP脉冲的作用下为共阴极七段LED数码管显示提供输入信号。在一些无需预置数的电子产品中得到了广泛的应用,节约了开发成本。由于CD4026输出端信号具有规律可循,经合理反馈后获得进位脉冲信号和本位清零信号,即可实现数字钟计时功能。时分秒计时电路是由CD4026对进位脉冲进行计数,当计数达到“24”或“60”时进行清零,分、秒两位清零的同时向高位输送进位脉冲以供高位计时。
    ss
    39062次阅读
    0条评论
  • cd4051引脚图及功能 2017-10-30 15:17
    CD4051有A、B和C三个二进制控制输入端以及INH共4个输入,具有低导通阻抗和很低的截止漏电流。幅值为4.5~20V的数字信号可控制峰峰值至20V的模拟信号。例如,若VDD=+5V,VSS=0,VEE=-13.5V,则0~5V的数字信号可控制-13.5~4.5V的模拟信号。这些开关电路在整个 VDD-VSS和VDD-VEE电源范围内具有极低的静态功耗,与控制信号的逻辑状态无关。当INH输入端=“1”时,所有的通道截止。只有当INH=0 时,三位二进制信号才可以选通8通道中的一个通道,连接该输入端至输出。其中VEE可以接负电压,也可以接地。当输入电压有负值时,VEE必须接负电压,其他时候可以接地。
    小茗技术员
    58944次阅读
    0条评论
  • 本文主要介绍了74ls154与74hc154能通用吗?有什么区别。74ls154是TTL器件,工作电源电压5V。74HC154是CMOS器件,工作电源电压 2V ~ 6V。74ls154与74hc154能通用吗?这要看前面用什么驱动他们,ttl电平高电平输出最低为2.0v,ttl驱动cmos要接上拉电阻,cmos驱动ttl不需要。74HC154译码器可接受4位高有效二进制地址输入,并提供16个互斥的低有效输出。74ls154是4线-16线译码器。
    ss
    14002次阅读
    0条评论
  • 本文主要介绍了74ls154中文资料汇总(74ls154引脚图及功能_真值表及应用电路)。74ls154是4线-16线译码器,这种单片4 线—16 线译码器非常适合用于高性能存储器的译码器。当两个选通输入G1 和G2 为低时, 它可将4 个二进制编码的输入译成16 个互相独立的输出之一。实现解调功能的办法是:用4 个输入线写出输出线的地址,使得在一个选通输入为低时数据通过另一个选通输入。当任何一个选通输入是高时,所有输出都为高。
    ss
    83511次阅读
    0条评论
  • 4511译码器 2008-09-27 13:18
    CD4511是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码—七段码译码器,特点如下: 具有BCD转换、消隐和锁存控制
    电子工程师
    69665次阅读
    3条评论
  • 本文主要介绍了74ls193中文资料汇总(74ls193引脚图及功能_工作原理及应用电路)。193的清除端是异步的。当清除端(CLEAR)为高电平时,不管时钟端(CDOWN、CUP)状态如何,即可完成清除功能。193的预置是异步的。当置入控制端(LOAD)为低电平时,不管时钟(CDOWN、CUP)的状态如何,输出端(QA-QD)即可预置成与数据输入端(A-D)相一致的状态。193的计数是同步的,靠CDOWN、CUP同时加在4个触发器上而实现。在CDOWN、CUP上升沿作用下QA-QD同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CDOWN或CUP,此时另一个时钟应为高电平。
    ss
    130064次阅读
    0条评论
  • 本文主要介绍了lm311中文资料汇总(lm311引脚图功能_内部结构参数及应用电路)。lm311是一款高灵活性的电压比较器,能工作于5V-30V单个电源或正负15V分离电源,如通常的运算放大器运用一样,使LM311成为一种真正通用的比较器,该设备的输入可以是与系统地隔离的。而输出则可以驱动以地为参考或以Vcc为参考。或以Vee电源为参考的负载,此灵活性使之可以驱动DTL、RTL、TTL或MOS逻辑。在电流达到50mv时,该输出还可以把电压切换到50V,因此该LM311可用于驱动继电器、灯或螺线管。
    ss
    176375次阅读
    0条评论
  • 本文首先介绍了opa690特征参数与opa690引脚图,其次介绍了opa690最大额定值与它的封装信息,最后详细介绍了四款opa690的应用电路图。
    姚小熊27
    30165次阅读
    0条评论
  • 本文开始介绍了CD4518引脚图与功能描述和CD4518逻辑图,其次介绍了CD4518时序图、cd4518工作原理及CD4518功能图,最后介绍了CD4518典型应用电路与CD4518组成的数字钟电路图。
    姚小熊27
    125622次阅读
    0条评论
  • cd4518工作原理 2017-11-07 11:40
    CD4518/CC4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器,其功能表如真值表所示。每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发。由表可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CL℃K信号上升沿触发,触发信号由CL℃K端输入,ENABLE端置“1”。RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数。
    姚小熊27
    25328次阅读
    0条评论
  • 本文主要介绍了四款cd4029的应用电路图。其中包括了cd4029倒计时定时器电路、cd4029四位高精度通用定时器和cd4029分频减法计数电路及可控硅触发电路图。
    姚小熊27
    12259次阅读
    0条评论
  • 本文首先介绍了cd4029原理与cd4029引脚图及功能,其次介绍了cd4029功能表及推荐工作条件,最后介绍看cd4029动静态特性及两款应用电路图。
    姚小熊27
    77447次阅读
    0条评论
12下一页
ta 的专栏

成就与认可

  • 获得 0 次赞同

    获得 28 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部