对于 CY7C65223-24LTXI 芯片,当不使用硬件流控(RTS/CTS)功能时,建议对 RTS 和 CTS 引脚进行如下处理:
CTS 引脚(输入引脚):
若未使用硬件流控,CTS 引脚应通过外部 上拉电阻(例如 10kΩ)连接到 VCC,以防止引脚悬空(floating)导致信号不稳定。
(部分芯片内部可能已集成弱上拉电阻,但为确保可靠性,建议外部上拉)
RTS 引脚(输出引脚):
RTS 引脚在不使用时可以保持悬空(无需外部连接),但需在软件中禁用其驱动功能。若软件未配置,RTS 可能会默认输出高电平或低电平,需根据数据手册确认默认状态。
CY7C65223 配置工具:
使用 Cypress 的 EZ-Serial Configuration Utility 或固件配置工具,确保在软件中关闭硬件流控(Flow Control 设置为 None)。这将避免 RTS 引脚被误驱动。
引脚默认状态:
根据数据手册,未配置的 GPIO 引脚通常处于高阻态(Hi-Z)。若 RTS/CTS 未被复用为其他功能,建议在硬件设计中固定其电平。
CTS Pin ────┬──── VCC
│
10kΩ
RTS Pin ──── NC(不连接)如需进一步验证,请参考 CY7C65223 数据手册 第 8 章(Pin Descriptions)和第 10 章(UART Configuration)。
举报
更多回帖