TI论坛
直播中

王刚

8年用户 1352经验值
私信 关注
[问答]

ADS1198采样值为0是什么原因导致的?


  • ADS1198初始化已经成功,读ID寄存器,返回值正确(0xB6),设置采样率后,用示波器测DRDY引脚下降沿脉冲的频率正确。
    参考手册,发送RDATAC命令后,拉高START,开始转换,DRDY拉低,在第一个SCLK的上升沿被拉高,但是读回来的数据全部是0,仔细看了手册,还是没找到原因。如图所示,通道1为SCLK,通道2 DIN,通道3 DOUT,通道4DRDY。CONFIG3 = 0xD0(internal reference+2.4V),CONFIG1 =0x63(multi-readback mode +Oscillator clock output enabled+2k) ,CONFIG2 = 0x34(internal test signal +2*2.4mv),CHnSET = 0x05。
    还有个问题,不知道是不是有影响,在START引脚没有拉高的时候,测试DRDY引脚,会有频率为500hz的正脉冲输出,与START置高后的下降沿脉冲相反,看了下手册,似乎在START引脚没有拉高的情况下,DRDY应该一直是高电平才对。
    希望得到专家的解答,谢谢!!

回帖(1)

王玲

2025-2-11 17:47:18
根据您提供的信息,ADS1198采样值为0可能有以下几个原因:

1. 通道配置问题:请检查CHnSET寄存器的配置是否正确。根据您的描述,CHnSET = 0x05,这意味着通道1被启用。请确保您想要采样的通道已经正确配置。

2. 参考电压问题:您提到CONFIG3 = 0xD0,其中包含了内部参考电压(2.4V)。请确保您的输入信号在2.4V的范围内,否则可能会导致采样值为0。

3. 采样率设置问题:您提到CONFIG1 = 0x63,其中包含了采样率设置。请检查您的采样率设置是否正确,以及是否与您的系统时钟相匹配。

4. 时序问题:请检查您的SCLK、DIN和DOUT引脚的时序是否正确。根据您的描述,DRDY引脚的下降沿脉冲频率正确,但是读回来的数据全部是0。这可能意味着在读取数据时存在时序问题。请确保在发送RDATAC命令后,拉高START,开始转换,DRDY拉低,在第一个SCLK的上升沿被拉高的过程中,时序是正确的。

5. 硬件连接问题:请检查您的硬件连接是否正确,包括ADS1198与示波器之间的连接,以及ADS1198与其他电路元件之间的连接。

6. 软件问题:请检查您的软件代码是否正确,包括初始化、配置寄存器、发送命令和读取数据等步骤。

综上所述,您需要逐步排查以上可能的原因,以找到导致ADS1198采样值为0的根本原因。希望这些建议对您有所帮助。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分