TI论坛
直播中

陈光琦

8年用户 1053经验值
私信 关注
[问答]

使用TLC5510时遇到的疑问求解


  • 一,ADC的技术指标中有conversion rate和sample rate,前者含义是ADC完成一次从模拟到数字转换过程所需时间的倒数,后者的含义是指两次转换的间隔的倒数,且强调采样速率小于等于转换速率。
            当我在看TLC5510的datasheet时,发现从模拟电压信号输入到数字信号输出,要有2.5个时钟周期的延迟,请问这个延迟时间是“ADC完成一次从模拟到数字转换”需要的时间吗?但是TLC5510的工作时序则是在每个时钟的下降沿进行采样,也就是采样时间只有一个时钟周期,这样的话采样速率岂不是大于转换速率了吗
                 二,TLC5510的时钟是CLKX2时钟信号经过反相器74lvc04三次翻转才提供给的它。请问这样翻转的意义是什么呢
              呵呵,本科生只能提出这样的问题了

回帖(2)

杨诗琪

2025-1-22 16:52:16
 1.      2.5个周期是从模拟信号采样到最后数字信号输出的时间,这个ADC类似于流水线型,你可以从figure 2上看到,连续的输入信号可以并发的分步进行转换;
2.   你从哪看到的?我在评估板上看到的经过2次翻转。这个应该只是整形吧。
举报

王霞

2025-1-22 17:23:36
首先,我们来澄清一下ADC的两个技术指标:conversion rate(转换速率)和sample rate(采样速率)。

1. Conversion rate(转换速率):指的是ADC完成一次从模拟信号到数字信号转换所需的时间的倒数。也就是说,如果转换速率为10 MSPS(百万次每秒),那么ADC完成一次转换需要1/10 MS = 100 μs。

2. Sample rate(采样速率):指的是两次连续采样之间的时间间隔的倒数。如果采样速率为10 MSPS,那么两次采样之间的时间间隔为1/10 MS = 100 μs。

现在我们来分析TLC5510的情况:

TLC5510的datasheet中提到,从模拟电压信号输入到数字信号输出,需要2.5个时钟周期的延迟。这个延迟时间是指从采样开始到转换完成所需的时间。换句话说,这个延迟时间包括了采样时间和转换时间。

TLC5510的工作时序是在每个时钟的下降沿进行采样,采样时间确实只有一个时钟周期。但是,这里的采样速率并不等于转换速率。采样速率是指两次采样之间的时间间隔,而转换速率是指完成一次转换所需的时间。

在TLC5510的情况下,采样速率和转换速率之间的关系如下:

1. 采样速率:每个时钟周期采样一次,所以采样速率等于时钟频率。
2. 转换速率:需要2.5个时钟周期完成一次转换,所以转换速率等于1/(2.5 * 时钟频率)。

由于采样速率等于时钟频率,而转换速率等于1/(2.5 * 时钟频率),所以采样速率确实大于转换速率。这是符合ADC的技术指标要求的,即采样速率小于等于转换速率。

总结一下,TLC5510的2.5个时钟周期的延迟包括了采样时间和转换时间。采样速率确实大于转换速率,这是符合ADC技术指标要求的。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分