TI论坛
直播中

张桂兰

8年用户 1399经验值
私信 关注
[问答]

DDC112U工作不稳定是什么原因引起的?


  • 正在研究和使用ti DDC112U这款芯片,它所需的时钟CLK和转换控制信号CONV均由FPGA产生,CLK频率为10MHz,CONV频率为1000Hz,用示波器观察到CONV信号的高低电平切换时与CLK的上升沿同步在1纳秒左右。由于CONV信号一个周期内的高低电平持续时间都是500us,所以芯片应该是工作在Continuous Mode下。
    但是每次重新加载FPGA程序以后,这款芯片的数据有效输出信号(/DVALID)有时一直为高,有时如果输出为高的话,用示波器的探针点一下PCB上/DVALID信号经过的一个过孔,DDC112U的/DVALID就能给出低电平了。
    为什么会出现这种工作不稳定的现象,请问有哪些原因可能导致这种现象?

回帖(2)

程傍纯

2025-1-9 10:25:51
  你这种不问题, 常见原因是供电, 控制时序, 问题, 还有焊接问题和上电复位, 这个问题可以增加上电延迟试试.
举报

李丹

2025-1-9 18:05:38
DDC112U工作不稳定的原因可能有以下几点:

1. 电源问题:确保DDC112U的电源电压和电流稳定,以及电源滤波是否足够。不稳定的电源可能导致芯片工作不稳定。

2. 时钟信号问题:检查CLK信号的完整性和稳定性,确保时钟信号没有抖动或失真。时钟信号的不稳定可能导致芯片工作不稳定。

3. 信号完整性问题:检查CONV信号的完整性和稳定性,确保信号没有抖动或失真。信号完整性问题可能导致芯片工作不稳定。

4. PCB布局问题:检查PCB布局是否存在问题,如过孔、走线等。不良的PCB布局可能导致信号干扰或延迟,从而影响芯片的工作稳定性。

5. 芯片本身问题:检查DDC112U芯片是否存在质量问题,如损坏或老化。芯片本身的问题可能导致工作不稳定。

6. FPGA程序问题:检查FPGA程序是否存在问题,如时序错误或逻辑错误。FPGA程序问题可能导致芯片工作不稳定。

为了解决这个问题,可以尝试以下步骤:

1. 检查电源电压和电流,确保它们稳定且符合DDC112U的要求。

2. 使用示波器检查CLK和CONV信号的完整性和稳定性,确保它们没有抖动或失真。

3. 检查PCB布局,确保过孔、走线等没有问题,以减少信号干扰或延迟。

4. 检查DDC112U芯片是否存在质量问题,如损坏或老化。如有需要,更换芯片。

5. 检查FPGA程序,确保时序和逻辑正确。如有需要,修改FPGA程序。

6. 如果问题仍然存在,可以尝试使用其他类似功能的芯片进行对比测试,以确定问题是否与DDC112U芯片本身有关。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分