TI论坛
直播中

李平

8年用户 1330经验值
私信 关注
[问答]

求助,关于DAC5672数据时序问题求解


  • 你好,我想请问下关于DAC 5672 的singgal Bus Interleaved mode 。
    这种模式下,数据速率为时钟的俩倍,可不可以做以下实现:输入时钟200M,输入速率400M,在时钟的上下边沿采样。这样一来 select IQ 的速率应该跟也为200M。但是照上图,select IQ的速率为二分之一输入时钟。这边不太理解

回帖(2)

吴娜

2024-12-20 14:49:18
   这个图上, 数据速率和 CLKIQ 同频率, 是select IQ 频率的两倍
这个问题, 好象也只能遵守他的规定
举报

康辅佑

2024-12-21 17:18:38
您好!关于DAC5672的Single Bus Interleaved模式,我会尽力帮助您解答问题。

首先,我们需要了解Single Bus Interleaved模式的基本概念。在这种模式下,DAC5672会将两个通道的数据交替输出,从而实现双倍的数据速率。具体来说,如果输入时钟为200MHz,那么数据速率将达到400MHz。

关于您提到的在时钟的上下边沿采样的问题,这取决于您的具体应用场景。在某些情况下,您可能需要在时钟的上下边沿采样,而在其他情况下,您可能只需要在上边沿或下边沿采样。这取决于您的信号处理需求和系统设计。

至于Select IQ的速率问题,根据DAC5672的数据手册,Select IQ的速率应该是输入时钟的一半。这意味着,在您的例子中,Select IQ的速率应该是100MHz。这是因为Select IQ信号用于选择I或Q通道,而这两个通道的数据是交替输出的。因此,Select IQ的速率应该是输入时钟的一半,以便正确地选择通道。

希望这些信息能帮助您理解DAC5672的Single Bus Interleaved模式和Select IQ的速率问题。如果您还有其他疑问,请随时提问。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分