TI论坛
直播中

神之小风

12年用户 866经验值
私信 关注
[问答]

为什么Δ-∑型ADC的前级仅需要简单的RC抗混叠滤波电路?


  • 我想请教下,为什么Δ-∑型ADC的前级仅需要简单的RC抗混叠滤波电路,理论上它和SAR型ADC一样都是开关电容输入结构,应该对于输入端的电压建立时间要求很高,即建立到0.5LSB以内误差的时间应该小于采集时间。但是实际上我看Δ-∑的ADC都没有考虑啊这个建立时间,都只考虑了简单的抗混叠情况,而抗混叠滤波器的带宽比较低,因此建立时间远远大于0.5LSB以内误差的建立时间,我想知道为什么会这样。因为Δ-∑的调制器采样频

回帖(1)

茶缸子

2024-11-18 18:15:57
Δ-∑型ADC(Delta-Sigma ADC)和SAR型ADC(Successive Approximation Register ADC)虽然都是开关电容输入结构,但它们的工作原理和性能特点有很大的不同。Δ-∑型ADC的前级仅需要简单的RC抗混叠滤波电路的原因主要有以下几点:

1. 过采样技术:Δ-∑型ADC采用过采样技术,即采样频率远高于信号的最高频率分量。这使得ADC可以在较低的采样频率下实现较高的信噪比(SNR)和动态范围(DR)。由于过采样,Δ-∑型ADC对输入信号的建立时间要求相对较低。

2. 噪声整形:Δ-∑型ADC通过噪声整形技术将量化噪声推向更高的频率范围,从而在低频范围内获得较高的信噪比。这意味着Δ-∑型ADC对输入信号的建立时间要求相对较低,因为它主要关注低频信号的质量。

3. 积分器和反馈回路:Δ-∑型ADC内部包含积分器和反馈回路,这些组件可以对输入信号进行积分和滤波处理。这使得Δ-∑型ADC对输入信号的建立时间要求相对较低,因为它可以通过内部处理来补偿输入信号的建立时间。

4. 抗混叠滤波器:虽然Δ-∑型ADC的抗混叠滤波器带宽较低,但其主要目的是防止混叠现象,而不是对输入信号的建立时间进行严格的限制。由于Δ-∑型ADC的过采样技术和噪声整形特性,它对输入信号的建立时间要求相对较低。

综上所述,Δ-∑型ADC的前级仅需要简单的RC抗混叠滤波电路,主要是因为其过采样技术、噪声整形特性、积分器和反馈回路以及抗混叠滤波器的设计。这些特性使得Δ-∑型ADC对输入信号的建立时间要求相对较低,从而可以在较低的采样频率下实现较高的信噪比和动态范围。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分