TI论坛
直播中

王秀珍

7年用户 1460经验值
私信 关注
[问答]

请问DAC8830噪底指标如何优化?


    本人选用了DAC8830计划实现200Hz~48kHz模拟信号的输出,采样率为153.6kHz,电路是参考官网资料tiDA01402给出的电路图,实际电路如下图所示。

    调试时,通过IP核生成1kHz,1Vrms的正弦波数字信号输入至DAC8830,在测试点TP107处进行模拟信号测量(断开了后级电路),测得输出信号频谱如下图,噪底基本在-100dBV以下,信号质量可以接受。

    但由于实际使用时信号带宽达48kHz,电路图中的C1093的容值必须做出调整,在TIDA01402资料电路中容值选取12nF,根据DAC8830数据手册给出的输出阻抗6.25kΩ,截止频率约为2.1kHz,不能满足使用需求,更改C1093容值为340pF,截止频率约为75kHz。更改容值后依然以1kHz,1Vrms的正弦波为测试信号,在TP107处测得信号频谱如下图,随着频率升高,噪底也抬高,奈奎斯特频率以内最高噪底达到80dBV。

    这种噪底水平应该不是DAC8830应有的水平,所以想发帖请教:电路本身有无问题呢;可以从哪些方面对噪底进行优化呢;如果有相关文献也希望能给予推荐。
    谢谢!

回帖(1)

山中老虎

2024-11-13 18:12:11
为了优化DAC8830的噪底指标,您可以考虑以下几个方面:

1. 选择合适的输出电容C1093:
   您提到了需要调整C1093的容值以满足48kHz的信号带宽需求。根据DAC8830数据手册,输出阻抗为6.25kΩ。为了满足48kHz的带宽需求,您可以使用以下公式计算截止频率:

   截止频率 (f_c) = 1 / (2 * π * R * C)

   其中R为输出阻抗,C为电容值。将48kHz代入公式,得到:

   48000 = 1 / (2 * π * 6250 * C)

   解得C ≈ 4.7nF。因此,您可以考虑将C1093的容值调整为4.7nF。

2. 优化电源滤波:
   电源噪声对DAC的输出信号有很大影响。您可以在DAC8830的电源引脚附近添加低通滤波器,以减少电源噪声对输出信号的影响。例如,您可以使用一个1μF的陶瓷电容和一个10μH的电感器串联,形成一个简单的低通滤波器。

3. 优化模拟地线:
   模拟地线对DAC的输出信号质量有很大影响。确保模拟地线尽可能短且粗壮,以减少地线阻抗和噪声。同时,尽量将数字地线和模拟地线分开,以减少数字噪声对模拟信号的影响。

4. 使用外部时钟:
   使用外部时钟可以提高DAC的时钟稳定性,从而提高输出信号的质量。您可以使用一个低相位噪声的时钟源,如温度补偿晶体振荡器(TCXO)或电压控制晶体振荡器(VCXO)。

5. 优化模拟输出电路:
   在DAC8830的输出端添加一个低通滤波器,可以进一步减少高频噪声。您可以考虑使用一个简单的RC低通滤波器,例如使用一个1kΩ的电阻和一个10nF的电容串联。

通过以上几个方面的优化,您可以提高DAC8830的噪底指标,从而提高输出信号的质量。希望这些建议对您有所帮助。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分