TI论坛
登录
直播中
陈键
8年用户
1028经验值
擅长:可编程逻辑 电源/新能源
私信
关注
[问答]
LMK04821EVM时钟无法锁定怎么解决?
开启该帖子的消息推送
系统时钟
pll
输出频率
用CLKIN0 作输入,输入为61.44MHZ 时,LOCK灯是亮,把频率改为30.72MHZ,同步修改RDIVIDER 值,为什么无法锁定,对CLKIN0 的频率有严格要求吗
另外:PLL2的锁定和输出频率与PLL1的锁定与否没关系是吗,CLKIN0的输入频率并不影响板上EXTVCO的运行对吗,也就是说不管CLKIN0频率多少或者是否稳定,EXTVCO 都是正常运行的,对吧
配置参数
输入时钟波形
更多回帖
rotate(-90deg);
回复
相关问答
系统时钟
pll
输出频率
使用
LMK
04228输出100MHZ的波形,出现了类似震荡的情况,导致FPGA端的
时钟
无法
锁定
,怎么解决?
2024-11-11
113
LMK04832EVM
开发板在设置0和1通道的
时钟
是只能输出一样的频率吗?
2024-11-11
67
LMK
03318的单端输入参考
时钟
设计是否有问题?
2024-11-11
167
时序至关重要:怎么提高JESD204B
时钟
方案的性能
2018-09-06
1798
LMK
04828使用两级PLL,但是PLL1
无法
锁定
是怎么回事?
2024-11-13
244
HMC830
锁定
50/80MHz时谐波幅度很大是否正常?
2019-01-09
2184
基于
lmk
03806的高性能可编程
时钟
发生器的设计与fpga实现 毕...
2013-05-03
3129
AD9694输入
时钟
低于337.5MHz时,serdes锁相环
无法
锁定
怎么解决?
2024-06-21
2236
请问
LMK
1C1104的
时钟
Yn输出阻抗多少?
2024-11-11
166
AD9739 请问是什么原因导致0x21寄存器
时钟
无法
锁定
?
2018-08-07
3495
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分