TI论坛
直播中

张伟

7年用户 1634经验值
私信 关注
[问答]

tlv320aic23b的BCLK到底应该是多大呢?


  • 设置的是8k采样16bit量化

  • 按道理BCLK应该是8*16*2=256k。但是我用master模式下BCLK输出的是3.072MHz(我用的晶振是12.288M)

回帖(2)

彭瑾

2024-10-26 10:15:41
  手册上确实是说非usb模式(normal mode)的时候, BCLK=MCLK/4 (when SR<88k), 你确认是设置为I2S模式了?不过即使aic23b这样输出也是符合规范的,只不过这个总线位宽很不常用。常用的是16位和32位位宽。
举报

笑过就走

2024-10-26 15:36:57
TLV320AIC23B是一款立体声音频编解码器,用于将数字音频信号转换为模拟信号或反之。在您的情况下,您提到了8k采样率和16位量化,这意味着每个样本需要16位数据。因此,每个样本的时钟周期为1/8000秒,即125微秒。

对于立体声音频,每个样本包含两个通道的数据,因此每个样本需要32位数据(16位*2通道)。因此,每个样本的时钟周期为1/8000秒,即125微秒。

现在,我们来计算BCLK(位时钟)的频率。BCLK是用于驱动编解码器的时钟信号,其频率应该是样本数据速率的两倍。在您的情况下,样本数据速率为8k*32位=256k位/秒。因此,BCLK的频率应该是256k*2=512kHz。

然而,您提到在master模式下,BCLK输出的是3.072MHz。这可能是因为您的晶振频率是12.288MHz,而AIC23B的时钟分频器将晶振频率除以4,得到3.072MHz。这意味着您的BCLK频率实际上是3.072MHz,而不是512kHz。

为了解决这个问题,您可以尝试调整晶振频率或时钟分频器的设置,以使BCLK频率接近512kHz。例如,您可以尝试使用一个6.144MHz的晶振,这样时钟分频器将产生1.536MHz的BCLK频率,更接近512kHz。或者,您可以尝试调整时钟分频器的设置,以改变BCLK频率。

总之,TLV320AIC23B的BCLK频率应该是512kHz,但在您的系统中,由于晶振频率和时钟分频器的设置,BCLK频率为3.072MHz。您可以尝试调整晶振频率或时钟分频器的设置,以使BCLK频率更接近512kHz。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分