对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。
时序设计如下:AD转换的周期为5.3us,,采样时钟为50MHZ,CFG配置为“11111111111111”;
采样RAC模式,;
SCK的周期为50MHZ,SDIN是在CNV下降沿后20ns进行配置。
不知道这样子设计的时序是不是有问题,导致了AD7682没有回复?且SDIN输出波形也不对;
硬件设计方面,AD7682供电电压为5V,VIO3.3V,参考电压为5V。
求指导!谢谢!
下边是使用XILINX chipscope 捕捉的时序(采样时钟200M):

下边是示波器捕捉的SDIN: