电路设计论坛
登录
直播中
史晓明
7年用户
952经验值
私信
关注
[问答]
如何提高AD9467信噪比?
开启该帖子的消息推送
AD9467
信噪比
目前测试情况为用AD9467采样,中频为10Mhz(13dbm),采样时钟为200Mhz,此时的snr约为70dbc,而当中频为250Mhz的时候,SNR约为53dbc,配置都是默认值,请问是什么原因呢?
更多回帖
rotate(-90deg);
回复
相关问答
AD9467
信噪比
用FPGA配置
AD9467
寄存器能读出默认值但写不进去
2018-09-26
3601
AD9467
采集信号有杂散
2019-01-25
4554
AD9467
采集信号的杂散如何消除?
2023-12-08
355
AD9467
输出电平标准为"LVDS",请问是否支持连接FPGA BANK1.8V,引脚约束为"LVDS"?
2018-08-06
6198
AD9467
评估板正弦波测试现上位机和实际波形的频率幅值相差很大
2018-10-09
2021
AD9467
寄存器36和107中的buffer current应该设置为多少能够达到最佳性能?
2023-12-06
253
AD9467
评估板和HSC_ADC_EVALC评估板测试中,上位机和实际波形的频率幅值相差很大是怎么回事?
2023-12-20
250
AD9467
输出电平标准为LVDS,是否支持连接FPGA BANK1.8V?
2023-12-11
252
AD9467
芯片的时钟输入的端接100欧电阻是放在交流耦合电容前还是交流放耦合电容之后?
2023-12-04
285
AD9467
采样率大于90MSPS时,采集到的波形数据有很多毛刺怎么解决?
2023-12-01
497
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分