FPGA|CPLD|ASIC论坛
直播中

oliu

14年用户 105经验值
私信 关注
[问答]

怎么才能使148.5M分频得到3.072M?

我用的是SPARTAN3,请问怎么才能使148.5M分频得到3.072M,谢谢!

回帖(8)

wangka

2012-3-29 10:03:46
可以分,我前两天才回答过这个问题,是你吗?这个是SDI里面的是吧?
148.5/3.072=125*99/256
3.072=148.5*256/(125*99)=148.5*(32/25)*(32/11)/45
所以,这个方法是,使用两个DCM,分别做32/25和32/11,然后再软件分频45
举报

小芳

2012-3-29 10:04:06
用DCM可能可以实现,但是毕竟实际应用中,DCM这类资源非常宝贵,往往在选型是可能就已经想好了用途了。为一个3.072就用2个,有时候实际中没办法用。
3.072M的时钟频率较低,且实际应用中对其占空比的要求是很低的,可以用计数分频来做。大致思路如下:
用27M分得3.072M:27/3.072=8.7890625,介于8和9之间。可以做一个模8计数器和一个模9计数器,在二者之间切换,用另一个计数器控制好模8和模9计数器切换的时刻即可。
同理,74.25M或74.25/1.001M分得3.072也是,介于24和25之间,在模24和模25计数器之间切换。
我看过别人的代码,大体思路就是上边这样的,有点扩频的意思。实际应用中,工作非常稳定,可见其精度也是够用的。因为是别人的代码,细节我就不过多涉及了。
举报

149368

2012-3-29 10:05:05
上边这个思路用在对3.072时钟要求不高的场合。毕竟,音频这东西,只要把一帧内的样点均匀打散在一帧时间内就可以了,并不一定要那么严格的50%占空比。
如果有需要精度较高的,如果片内DCM资源确实富余(可能这种情况不多,即使有还可能对整体时钟系统稳定性有影响),也可以考虑使用片外PLL,许多厂家都有。
举报

wangka

2012-3-29 10:05:24
148.5 to 3.072分的很精确确实有难度啊
举报

oliu

2012-3-29 10:05:53
谢谢热心的网友
感觉这个版块太火了 支持fpga
举报

齐8小短裙

2012-3-29 14:58:59
楼主这个很难啊 我现在还没明白
举报

Night

2012-4-11 14:07:31
感谢分享
举报

范先生

2012-5-16 17:55:07
你好,这个148.5MHZ 的晶振我这边有VCXO 5*7MM HCMOS 3.3V 50PPM 的 有需要可以跟我联系。华瑞纳电子(晶振) QQ 659888573
举报

更多回帖

发帖
×
20
完善资料,
赚取积分