Analog/RF IC设计
直播中

王健

7年用户 849经验值
私信 关注

电源噪声是怎么对VCO造成影响的?是由于电容的耦合吗?

经常看到很多论文上面都描述电源噪声对VCO相位噪声的影响,但一直都没弄明白,电源噪声是怎么影响VCO的频率抖动的,就拿一个我最近在做的VCO电路图来说,
电源噪声是怎么对VCO造成影响的?是由于电容的耦合吗?
还有,是不是电源噪声会对控制电压线有干扰从而造成频率抖动呢??我全都不是很确定,所以来这里求证,顺便还望高人能够补充,减小电源噪声影响的措施有哪些呢?看到论文上说全差分可以减小电源噪声,说什么此时的噪声表现为共模噪声,为什么呢??电源噪声是怎么干扰全差分VCO的?又是怎么不会对全差分VCO造成影响的?


回帖(4)

李刚

2021-6-24 14:59:50
A Study of Oscillator Jitter Due to Supply and Substrate Noise.pdf
举报

高群

2021-6-24 15:00:06
A Study of Phase Noise in CMOS Oscillators.pdf
举报

马祥

2021-6-24 15:00:55
Noise in Phase-Locked Loops - Hajimiri.pdf
举报

陈敏杰

2021-6-24 15:01:12
直观上就是电源大小变化时,那个inverter一级级的反转点有变化了,所以频率一直随这个电源电压波动吧。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分